ID de l'article: 000085843 Type de contenu: Messages d'erreur Dernière révision: 29/08/2013

Erreur : Unités de contrôle central GXB <transceiver> Et <transceiver> ne peut pas avoir le même numéro de canal de départ <number></number></transceiver></transceiver>

Environnement

  • Édition d'abonnement Intel® Quartus® II
  • BUILT IN - ARTICLE INTRO SECOND COMPONENT
    Descriptif

    Ce message d’erreur est généré dans le logiciel Quartus® II lors des conceptions ciblant Stratix® Les périphériques IV GX contiennent des instances d’émetteur-récepteur configurées en mode de base (PMA Direct) à l’aide d’une mémoire PLL CMU.

    Le logiciel Qu iass II a été incorrectement nécessite une logique supplémentairel adresses du canal pour le PLL CMU.Pour contourner ce problème, réservez 4 adresses de canal logiques supplémentaires pour toutes les instances de base (PMA Direct) qui utilisent unell CMU.

    Par exemple, cette erreur est générée dans la configuration d’émetteur-récepteur suivante : une instance appelée Inst1 possède deux canaux et utilise le mode de base (PMA Direct). L’instance Inst2 dispose de deux canaux et utilise le mode Basic (Basique), qui utilise le bloc PCS de l’émetteur-récepteur.

    Pour éviter l’erreur, procédez comme suit :

    1. Configurez Inst1 pour avoir un numéro de canal de départ de 0.
    • Les adresses 0 et 4 du canal logique sont ensuite allouées aux deux canaux de l’Inst1.
    • Réservez l’adresse de canal logique 8 : n’utilisez pas cette adresse.
    • Pour la deuxième instance (Inst2), définissez le numéro de canal de démarrage sur 12.
    • Définissez le nombre de canaux dans la mégafunction du contrôleur ALTGX_RECONFIG sur le multiple le plus proche de 4 à partir de l’adresse de canal logique la plus élevée.
      • Dans cet exemple, définissez le nombre de canaux sur 16.
    • Lors de la connexion du bus reconfig_fromgxb du contrôleur ALTGX_RECONFIG, connectez les bits correspondant à l’adresse réservée à « 0 ». 
      •  Dans cet exemple, le contrôleur ALTGX_RECONFIG fournit 4*([16:0]) bits. Connectez-vous til reconfig_fromgxb bus du contrôleur ALTGX_RECONFIG et les instances d’émetteur-récepteur ALTGX comme suit :
        • reconfig_fromgxb[33:0] de l’instance ALTGX_RECONFIG - reconfig_fromgxb[33:0] de l’inst1
        • reconfig_fromgxb[50:34] de l’instance ALTGX_RECONFIG – 17'h00000
        • reconfig_fromgxb[67:51] de l’instance ALTGX_RECONFIG - reconfig_fromgxb[17:0] de l’inst2

      Notez que ce problème se produit uniquement dans les instances d’émetteur-récepteur dans les modes de base (PMA Direct) utilisant des PLL CMU. Si l’ATX PLL est utilisé pour les modes de base (PMA Direct), suivez le schéma de numérotation du canal de départ documenté dans le chapitre Stratix reconfiguration dynamique IV (PDF) du manuel Stratix IV GX.

    Produits associés

    Cet article concerne 2 produits

    FPGA Stratix® II GX
    FPGA Stratix® II GT

    Le contenu de cette page est une combinaison de traduction humaine et informatique du contenu original en anglais. Ce contenu vous est fourni pour votre commodité et à titre informatif seulement et ne saurait être totalement exact ou complet. En cas de contradiction entre la version anglaise de cette page et la traduction, c'est la version anglaise qui prévaut. Afficher la version anglaise de cette page.