ID de l'article: 000085747 Type de contenu: Dépannage Dernière révision: 08/04/2014

Pourquoi le Guide de l’utilisateur de l’émetteur-récepteur PHY (PDF) Arria 10 périphériques décrit-il le signal tx_datak comme « 1 » pour un mot de données et « 0 » comme mot de contrôle ?

Environnement

  • Édition d'abonnement Intel® Quartus® II
  • BUILT IN - ARTICLE INTRO SECOND COMPONENT
    Descriptif

    En raison d’une erreur dans le « Tableau 2-40 : PCS standard TX : données, contrôle et horloges » du Guide de l’utilisateur de l’émetteur-récepteur Arria® 10 périphériques (PDF), le signal tx_datak est décrit comme étant « 1 » pour un mot de données et « 0 » comme mot de contrôle.

    Le signal tx_datak doit être « 0 » pour un mot de données et « 1 » pour le mot de contrôle.

    Résolution

    Ce problème sera résolu dans une version ultérieure du Guide de l’utilisateur PHY de l’émetteur-récepteur Arria 10 (PDF).

    Produits associés

    Cet article concerne 3 produits

    FPGA Intel® Arria® 10 GT
    FPGA Intel® Arria® 10 GX
    FPGA SoC Intel® Arria® 10 GX

    Le contenu de cette page est une combinaison de traduction humaine et informatique du contenu original en anglais. Ce contenu vous est fourni pour votre commodité et à titre informatif seulement et ne saurait être totalement exact ou complet. En cas de contradiction entre la version anglaise de cette page et la traduction, c'est la version anglaise qui prévaut. Afficher la version anglaise de cette page.