ID de l'article: 000083560 Type de contenu: Information et documentation de produit Dernière révision: 11/09/2012

Comment connecter les broches étalonnées OCT (Rup et Rdn) dans Altera conception du contrôleur mémoire haute perfomance DDR/DDR2/DDR3 ?

Environnement

BUILT IN - ARTICLE INTRO SECOND COMPONENT
Descriptif

Calibrage OCT pourcontrôleur mémoire haute perfomance Altera® DDR/DDR2/DDR3peut se produire en mode d’alimentation ou en mode utilisateur.

Si votre conception utilise l’étalonnage OCT du mode power-up, vous devez créer ces deux broches (termination_blk0~_rup_pad et termination_blk0~_rdn_pad) dans votre planificateur de broches de conception et attribuer à l’emplacement de broches Rup et Rdn disponible disponible sur le FPGA.

Si votre conception utilise l’étalonnage OCT du mode utilisateur (qui vous permet de contrôler dynamiquement l’étalonnage OCT après la configuration du périphérique), vous devez inclure LA MEGAFUNCTION DANS votre conception et connecter les broches Rup et Rdn en conséquence. Vous pouvez vous référer à Altera note d’application AN465 pour plus d’informations.

Reportez-vous au manuel de l’appareil ou au document de broche de l’appareil sur Altera site Web pour trouver une broche Rup et rdn sur l’appareil.

Produits associés

Cet article concerne 1 produits

FPGA Stratix® III

Le contenu de cette page est une combinaison de traduction humaine et informatique du contenu original en anglais. Ce contenu vous est fourni pour votre commodité et à titre informatif seulement et ne saurait être totalement exact ou complet. En cas de contradiction entre la version anglaise de cette page et la traduction, c'est la version anglaise qui prévaut. Afficher la version anglaise de cette page.