ID de l'article: 000082041 Type de contenu: Messages d'erreur Dernière révision: 14/06/2016

Erreur (272006) : LPM_WIDTHU paramètre a été défini sur la valeur illégale 4, mais doit être défini sur la valeur 5.

Environnement

  • Édition d'abonnement Intel® Quartus® II
  • BUILT IN - ARTICLE INTRO SECOND COMPONENT

    Problème critique

    Descriptif

    L’erreur ci-dessus s’affiche lors de la compilation de l’IP dure Cyclone® V Avalon-MM pour la configuration du port racine PCI®Express.
    Cette erreur est liée à un problème avec le logiciel Quartus® II.

    Résolution

    Ouvrez le fichier altpciexpav_stif_cr_rp.v et modifiez le paramètre lpm_widthu de 4 à 5.

    De
    .lpm_widthu(4),
    À
    .lpm_widthu(5),

    Ce problème est résolu dans la version 15.0.1 et une version ultérieure de l’IP du logiciel Quartus II.

    Produits associés

    Cet article concerne 4 produits

    FPGA SoC Cyclone® V SX
    FPGA Cyclone® V GT
    FPGA Cyclone® V GX
    FPGA SoC Cyclone® V ST

    Le contenu de cette page est une combinaison de traduction humaine et informatique du contenu original en anglais. Ce contenu vous est fourni pour votre commodité et à titre informatif seulement et ne saurait être totalement exact ou complet. En cas de contradiction entre la version anglaise de cette page et la traduction, c'est la version anglaise qui prévaut. Afficher la version anglaise de cette page.