Problème critique
Si vous utilisez PCI Express IP (Gen1 ou Gen2) avec coreclk supérieur que ou égal à 250 MHz, vous pouvez constater des échecs de configuration pour le transfert du PCIE_HIP au transfert du cœur avec un délai mTco excessivement important.
Des données incorrectes ont été utilisées dans la version du logiciel Quartus II 11.1 et les données ont été corrigées dans le sp1.