ID de l'article: 000081122 Type de contenu: Dépannage Dernière révision: 20/12/2012

Pourquoi obtiens-je une erreur Fitter lors de la compilation du contrôleur mémoire soft LPDDR2 ?

Environnement

  • Édition d'abonnement Intel® Quartus® II
  • BUILT IN - ARTICLE INTRO SECOND COMPONENT
    Descriptif

    Il est possible que vous constatiez l’erreur suivante lors de la compilation du contrôleur mémoire souple LPDDR2 dans la version 12.0SP2 du logiciel Quartus® II :

    « Erreur (175020) : contrainte illégale de broche dans la région (3, 115) vers (112, 115) : pas d’emplacement valide dans la région »

    Cela est dû à un problème avec une amélioration pré-fitter qui a été corrigée dans la version 12.1 du logiciel Quartus II.

    Résolution

    Compilez votre conception avec le logiciel Quartus II version 12.1.

    Produits associés

    Cet article concerne 6 produits

    FPGA SoC Cyclone® V SE
    FPGA SoC Cyclone® V SX
    FPGA Cyclone® V GT
    FPGA Cyclone® V GX
    FPGA SoC Cyclone® V ST
    FPGA Cyclone® V E

    Le contenu de cette page est une combinaison de traduction humaine et informatique du contenu original en anglais. Ce contenu vous est fourni pour votre commodité et à titre informatif seulement et ne saurait être totalement exact ou complet. En cas de contradiction entre la version anglaise de cette page et la traduction, c'est la version anglaise qui prévaut. Afficher la version anglaise de cette page.