ID de l'article: 000080190 Type de contenu: Dépannage Dernière révision: 29/10/2013

Le fichier JTAG Debug Information (.jdi) fourni pour le projet ne semble pas correspondre au périphérique cible spécifié car tous les nœuds ne possèdent pas d’informations sur la hiérarchie.

Environnement

  • Édition d'abonnement Intel® Quartus® II
  • BUILT IN - ARTICLE INTRO SECOND COMPONENT
    Descriptif

    En raison d’un problème avec les versions 12.0 et ultérieures du logiciel Quartus® II, cette erreur peut se produire lorsque les fichiers de sortie du logiciel Quartus II sont configurés dans un répertoire autre que l’emplacement par défaut. L’emplacement par défaut est le même que celui du projet.

    Résolution

    Pour contourner ce problème, copiez le fichier .jdi généré du répertoire de sortie du projet dans le répertoire dans lequel se trouve le fichier .qpf. Ouvrez le kit d’outils d’interface mémoire externe et suivez la procédure normale pour connecter votre conception.

    Ce problème a été résolu à partir de la version 12.1 du logiciel Quartus II.

    Produits associés

    Cet article concerne 20 produits

    FPGA SoC Cyclone® V SX
    FPGA Cyclone® V GT
    FPGA Stratix® V GX
    FPGA Stratix® V GT
    FPGA Cyclone® V GX
    FPGA Stratix® V GS
    FPGA Arria® V GZ
    FPGA SoC Arria® V SX
    FPGA SoC Cyclone® V ST
    FPGA SoC Arria® V ST
    FPGA Arria® V GX
    FPGA Arria® V GT
    FPGA Arria® II GZ
    FPGA Stratix® III
    FPGA Stratix® II GX
    FPGA Stratix® II GT
    FPGA Cyclone® V E
    FPGA Stratix® V E
    FPGA Stratix® IV E
    FPGA SoC Cyclone® V SE

    Le contenu de cette page est une combinaison de traduction humaine et informatique du contenu original en anglais. Ce contenu vous est fourni pour votre commodité et à titre informatif seulement et ne saurait être totalement exact ou complet. En cas de contradiction entre la version anglaise de cette page et la traduction, c'est la version anglaise qui prévaut. Afficher la version anglaise de cette page.