ID de l'article: 000079627 Type de contenu: Dépannage Dernière révision: 11/05/2016

Pourquoi Qsys indique-t-elle que la fréquence d’horloge minimale pour le csr_clk dans le Arria cœur IP MAC IP 10G Ethernet 10G à 10 MHz est de 156,25 MHz ?

Environnement

BUILT IN - ARTICLE INTRO SECOND COMPONENT
Descriptif Dans la version 15.1 et antérieure du logiciel Quartus® Prime, Qsys signale incorrectement une fréquence minimale de 156,25 MHz pour le csr_clk dans le Arria® à 10 faible latence ethernet 10 G cœur IP MAC.
Résolution

Le csr_clk du cœur IP MAC IP 10 G de Arria à faible latence doit avoir une fréquence de 156,25 MHz ou plus.

Ce problème devrait être résolu dans une prochaine version du logiciel Quartus Prime.

Produits associés

Cet article concerne 1 produits

Circuits programmables Intel®

Le contenu de cette page est une combinaison de traduction humaine et informatique du contenu original en anglais. Ce contenu vous est fourni pour votre commodité et à titre informatif seulement et ne saurait être totalement exact ou complet. En cas de contradiction entre la version anglaise de cette page et la traduction, c'est la version anglaise qui prévaut. Afficher la version anglaise de cette page.