ID de l'article: 000079463 Type de contenu: Dépannage Dernière révision: 25/09/2014

Problèmes de synchronisation des cœurs IP à faible latence 40-100 GbE dans la version 14.0 Arria 10.

Environnement

  • Édition d'abonnement Intel® Quartus® II
  • Ethernet
  • BUILT IN - ARTICLE INTRO SECOND COMPONENT

    Problème critique

    Descriptif

    Lorsque vous compilez le cœur IP faible latence 40-100GbE publié avec le logiciel Quartus II v14.0 Arria 10 Edition, il est possible que vous rencontriez les problèmes de synchronisation suivants :

    • Les variations du cœur IP CAUI-4 LL 40-100GbE pourraient marquer violations de la largeur des impulsions
    • Les variantes du cœur IP LL 100GbE peuvent avoir des violations de la configuration
    • Il est possible que toutes les variantes du cœur IP LL 40-100GbE aient maintenu les violations
    Résolution

    Ce problème n’a aucune solution de contournement.

    Ce problème sera résolu dans une version ultérieure de la faible latence Fonction MAC et PHY MegaCore 40 et 100 Gbit/s Ethernet.

    Produits associés

    Cet article concerne 1 produits

    Circuits programmables Intel®

    Le contenu de cette page est une combinaison de traduction humaine et informatique du contenu original en anglais. Ce contenu vous est fourni pour votre commodité et à titre informatif seulement et ne saurait être totalement exact ou complet. En cas de contradiction entre la version anglaise de cette page et la traduction, c'est la version anglaise qui prévaut. Afficher la version anglaise de cette page.