ID de l'article: 000077698 Type de contenu: Dépannage Dernière révision: 26/09/2011

Conceptions instables avec LVDS dans le matériel

Environnement

    Édition d'abonnement Intel® Quartus® II
    Ethernet
BUILT IN - ARTICLE INTRO SECOND COMPONENT

Problème critique

Descriptif

Il est possible que vous obteniez des résultats instables lors de l’exécution de conceptions contenant Blocs d’émetteur-récepteur LVDS dans le matériel. Cela est dû aux contraintes fonction MegaCore.

Ce problème affecte toutes les configurations contenant l’émetteur-récepteur LVDS Blocs.

Résolution

Modifiez le fichier de contrainte, le répertoire /variation nom>_constraint.sdc., et remplacez les lignes 410 à 417 avec les lignes suivantes :

set_clock_groups -asynchronous -group {altera_tse_mac_rx_clk_0} -group {altera_tse_mac_tx_clk_0} -group {altera_tse_rx_afull_clk} -group {altera_tse_sys_clk} -group {altera_tse_ref_clk \ altera_tse_multi_mac_pcs_pma_inst|the_altera_tse_pma_lvds_rx_0|altlvds_rx_component|auto_generated|rx[0]|clk0 \ altera_tse_multi_mac_pcs_pma_inst|the_altera_tse_pma_lvds_rx_0|altlvds_rx_component|auto_generated|pll|clk[0]}

Ce problème sera résolu dans une version ultérieure de la triple vitesse Fonction Ethernet MegaCore.

Produits associés

Cet article concerne 1 produits

Circuits programmables Intel®

1

Le contenu de cette page est une combinaison de traduction humaine et informatique du contenu original en anglais. Ce contenu vous est fourni pour votre commodité et à titre informatif seulement et ne saurait être totalement exact ou complet. En cas de contradiction entre la version anglaise de cette page et la traduction, c’est la version anglaise qui prévaut. Afficher la version anglaise de cette page.