ID de l'article: 000077163 Type de contenu: Dépannage Dernière révision: 13/08/2015

Dois-je piloter fftpts_in du cœur Intel® FPGA IP FFT même si je ne change pas la taille des blocs ?

Environnement

BUILT IN - ARTICLE INTRO SECOND COMPONENT
Descriptif

Vous pouvez recevoir des erreurs sources (SOP manquant, EOP manquant) lors de la tentative de traitement des données par l’intermédiaire du Intel® FPGA IP cœur de la fft lorsque fftpts_in de ne pas être piloté ou d’être piloté de manière incorrecte.

Résolution

fftpts_in doit être piloté, même si l’on ne change pas de manière dynamique la taille du bloc. Pour une implémentation de taille de bloc fixe, elle doit être pilotée pour correspondre à la longueur de transformation sélectionnée dans l’éditeur de paramètres.

Produits associés

Cet article concerne 25 produits

FPGA Stratix® V GX
FPGA Stratix® II GT
FPGA Stratix® IV E
FPGA Stratix® V GS
FPGA Stratix® V GT
FPGA Intel® MAX® 10
FPGA Stratix® V E
FPGA Stratix® II GX
FPGA Cyclone® V GX
FPGA Cyclone® V E
FPGA Cyclone® V GT
FPGA SoC Cyclone® V SE
FPGA SoC Cyclone® V ST
FPGA GX Cyclone® IV
FPGA SoC Cyclone® V SX
FPGA Intel® Arria® 10 GX
FPGA SoC Intel® Arria® 10 GX
FPGA Arria® II GX
FPGA Arria® II GZ
FPGA Arria® V GT
FPGA Arria® V GX
FPGA Arria® V GZ
FPGA Intel® Arria® 10 GT
FPGA SoC Arria® V ST
FPGA SoC Arria® V SX

Le contenu de cette page est une combinaison de traduction humaine et informatique du contenu original en anglais. Ce contenu vous est fourni pour votre commodité et à titre informatif seulement et ne saurait être totalement exact ou complet. En cas de contradiction entre la version anglaise de cette page et la traduction, c'est la version anglaise qui prévaut. Afficher la version anglaise de cette page.