ID de l'article: 000075987 Type de contenu: Dépannage Dernière révision: 14/11/2014

Fichier SDC SerialLite II incorrect généré pour Altera périphériques 28 nm

Environnement

  • Édition d'abonnement Intel® Quartus® II
  • BUILT IN - ARTICLE INTRO SECOND COMPONENT

    Problème critique

    Descriptif

    Lorsque le cœur IP SerialLite II génère le fichier SDC, vous doit modifier le fichier pour inclure les informations sur la cadencé de l’émetteur-récepteur conformément à votre conception. Le cœur IP SerialLite II génère le fichier SDC indépendamment.

    Le nom de l’horloge de l’émetteur-récepteur de la tx_clkout et du rx_clkout PHY personnalisé doit être utilisé dans la contrainte de groupe d’horloge asynchrone dans le fichier SDC pour intégrer votre conception entre le cœur IP SerialLite II et le Cœur IP PHY personnalisé.

    Le nom de l’horloge de l’émetteur-récepteur de la tx_clkout et du rx_clkout PHY personnalisé doit également être configurée asynchronement sur l’horloge du cœur (horloge rdp/hdp) dans le fichier SDC avant de compiler et d’exécuter l’analyseur de synchronisation.

    Ce problème affecte tous les modèles SerialLite II utilisant Arria V, Cyclone V ou les périphériques Stratix V.

    Ce problème ne sera pas résolu.

    Produits associés

    Cet article concerne 1 produits

    Circuits programmables Intel®

    Le contenu de cette page est une combinaison de traduction humaine et informatique du contenu original en anglais. Ce contenu vous est fourni pour votre commodité et à titre informatif seulement et ne saurait être totalement exact ou complet. En cas de contradiction entre la version anglaise de cette page et la traduction, c'est la version anglaise qui prévaut. Afficher la version anglaise de cette page.