ID de l'article: 000075864 Type de contenu: Dépannage Dernière révision: 11/09/2012

Est-il possible de conserver les données dans un périphérique de mémoire pendant le processus d’étalonnage UniPHY ?

Environnement

  • Édition d'abonnement Intel® Quartus® II
  • BUILT IN - ARTICLE INTRO SECOND COMPONENT
    Descriptif

    Non, il n’est pas recommandé de s’appuyer sur la préservation des données en mémoire pendant l’étalonnage UniPHY car aucune commande d’actualisation n’est fournie aux périphériques de mémoire externe pendant l’étalonnage. Seuls les emplacements possédant des modèles de données d’étalonnage sont actualisés par les accès à ces emplacements.

     

    Si vous devez connaître l’emplacement des adresses utilisées dans l’étalonnage UniPHY, l’approche recommandée consiste à simuler la conception de l’exemple IP UniPHY pour la configuration de votre mémoire IP avec l’option d’étalonnage complet.

     

    Pour plus de détails, reportez-vous au manuel d’interface de mémoire externe, L’extériorisation :

     

    Implémentation et paramétrage de la mémoire IP (PDF)

     

    Simulation DE LA IP (PDF) 

     

    Description fonctionnelle - UniPHY (PDF)

    Produits associés

    Cet article concerne 13 produits

    FPGA Stratix® V GS
    FPGA Stratix® IV E
    FPGA Stratix® II GX
    FPGA Stratix® II GT
    FPGA Stratix® V GX
    FPGA Stratix® V GT
    FPGA Stratix® V E
    FPGA Arria® II GZ
    FPGA Arria® V GT
    FPGA Arria® V GX
    FPGA SoC Arria® V ST
    FPGA SoC Arria® V SX
    FPGA Stratix® III

    Le contenu de cette page est une combinaison de traduction humaine et informatique du contenu original en anglais. Ce contenu vous est fourni pour votre commodité et à titre informatif seulement et ne saurait être totalement exact ou complet. En cas de contradiction entre la version anglaise de cette page et la traduction, c'est la version anglaise qui prévaut. Afficher la version anglaise de cette page.