ID de l'article: 000075660 Type de contenu: Dépannage Dernière révision: 21/04/2021

Pourquoi la défaillance intermittente de l’apprentissage de la liaison HDMI 2.1 Rx du dissipateur IP de l’Intel® FPGA HDMI ?

Environnement

  • Intel® Quartus® Prime Pro Edition
  • FPGA Intel® IP HDMI*
  • BUILT IN - ARTICLE INTRO SECOND COMPONENT

    Problème critique

    Descriptif

    En raison d’un problème commençant par la version 19.4 du logiciel Intel® Quartus® Prime Pro lors de l’utilisation de Intel® Arria® 10 appareils et de la version 20.4 du logiciel Intel® Quartus® Prime Pro lors de l’utilisation de Intel® Stratix® 10 appareils, l’IP HDMI Intel® FPGA Sink peut rencontrer de manière intermittente une panne de liaison HDMI 2.1 Rx.

    Ce problème est dû au fait que le cœur IP de l’Intel® FPGA de dissipateur HDMI n’effectue pas un alignement correct du symbole si le signal de verrouillage FRL devient instable après l’étape initiale de verrouillage.

    Résolution

    Ce problème est résolu à partir de la version 21.1 du logiciel Intel® Quartus® Prime Pro Edition.

    Produits associés

    Cet article concerne 2 produits

    FPGA et FPGA SoC Intel® Arria® 10
    FPGA et FPGA SoC Intel® Stratix® 10

    Le contenu de cette page est une combinaison de traduction humaine et informatique du contenu original en anglais. Ce contenu vous est fourni pour votre commodité et à titre informatif seulement et ne saurait être totalement exact ou complet. En cas de contradiction entre la version anglaise de cette page et la traduction, c'est la version anglaise qui prévaut. Afficher la version anglaise de cette page.