ID de l'article: 000075509 Type de contenu: Dépannage Dernière révision: 11/01/2015

Pourquoi est-ce que je vois un comportement de reconfiguration dynamique incorrect de l’émetteur-récepteur lors de l’utilisation du logiciel Quartus II version 14.1 du cœur IP PHY natif pour Arria 10 périphériques ?

Environnement

  • Édition d'abonnement Intel® Quartus® II
  • BUILT IN - ARTICLE INTRO SECOND COMPONENT
    Descriptif

    En raison d’un bogue dans Quartus® version 14.1 du logiciel II, vous pouvez constater un comportement incorrect de reconfiguration dynamique de l’émetteur-récepteur sur des canaux autres que le canal 0 d’un périphérique Arria® 10, cœur IP PHY natif multicanal lorsque l’option de reconfiguration Share est désactivée.

    Lorsque l’option de reconfiguration Share est désactivée, le port reconfig_writedata du canal 0 est appliqué de manière erronée à tous les canaux du cœur IP PHY natif.

    Résolution

    Pour contourner ce problème, vous pouvez activer l’option d’interface de reconfiguration Share dans le cœur IP de PHY natif.

    Ce problème sera résolu dans une version ultérieure du logiciel Quartus II.

    Produits associés

    Cet article concerne 4 produits

    FPGA et FPGA SoC Intel® Arria® 10
    FPGA Intel® Arria® 10 GT
    FPGA Intel® Arria® 10 GX
    FPGA SoC Intel® Arria® 10 GX

    Le contenu de cette page est une combinaison de traduction humaine et informatique du contenu original en anglais. Ce contenu vous est fourni pour votre commodité et à titre informatif seulement et ne saurait être totalement exact ou complet. En cas de contradiction entre la version anglaise de cette page et la traduction, c'est la version anglaise qui prévaut. Afficher la version anglaise de cette page.