ID de l'article: 000075110 Type de contenu: Dépannage Dernière révision: 19/09/2014

Pourquoi Nios II tombe-t-elle en panne lorsque la mémoire s’échappe d’un pont de pipeline exporté ?

Environnement

  • Édition d'abonnement Intel® Quartus® II
  • BUILT IN - ARTICLE INTRO SECOND COMPONENT
    Descriptif

    L’Nios® II génération de code ne peut pas identifier correctement le domaine de l’hélidique fixé par une interface de pont exportée à Qsys.

    Si vous utilisez une mémoire et un cache d’instruction étroitement couplés, le processeur Nios II peut identifier les accès à un esclave connectés à l’aide du instruction_master comme des accès à la mémoire étroitement couplés.  Cela entraîne que le processeur Nios II ne remplisse pas le cache d’instructions et récupérer les données s instruction à partir du cache d’instructions.

    Résolution

    Nios II peut identifier correctement les produits de l’adlux qui sont connectés par des ponts et se trouvent sur le même système Qsys que le processeur Nios II.

    Évitez de connecter un produit de recherche de l’image en cache à l’aide d’une connexion de pont exporté.  Placez tous les produits de mise en cache de l’ordinateur dans le même système Qsys que le processeur Nios II.

    Ce problème devrait être résolu dans une prochaine version du logiciel Quartus® II.

    Produits associés

    Cet article concerne 1 produits

    Circuits programmables Intel®

    Le contenu de cette page est une combinaison de traduction humaine et informatique du contenu original en anglais. Ce contenu vous est fourni pour votre commodité et à titre informatif seulement et ne saurait être totalement exact ou complet. En cas de contradiction entre la version anglaise de cette page et la traduction, c'est la version anglaise qui prévaut. Afficher la version anglaise de cette page.