ID de l'article: 000074544 Type de contenu: Dépannage Dernière révision: 05/08/2015

DSP Builder prend-il en charge le faible endianess ?

Environnement

  • Édition d'abonnement Intel® Quartus® II
  • DSP Builder pour FPGA Intel®
  • DSP
  • BUILT IN - ARTICLE INTRO SECOND COMPONENT
    Descriptif Dans la version 14.1 du logiciel, l’outil DSP Builder Advanced ne prend pas en charge le format Little Endian, même si l’option Bus est l’option GUI vous permet de sélectionner ce format.
    Résolution Ce bogue dans l’interface graphique a été corrigé dans les versions 15.0 et ultérieures du logiciel DSP Builder. L’option Little Endian a été supprimée.

    Produits associés

    Cet article concerne 18 produits

    FPGA Intel® Arria® 10 GX
    FPGA Cyclone® V GT
    FPGA Cyclone® V E
    FPGA Cyclone® V GX
    FPGA Stratix® V GS
    FPGA Stratix® V GT
    FPGA Stratix® V GX
    FPGA Intel® Arria® 10 GT
    FPGA SoC Intel® Arria® 10 GX
    FPGA SoC Cyclone® V ST
    FPGA SoC Cyclone® V SX
    FPGA Arria® V GT
    FPGA SoC Cyclone® V SE
    FPGA Arria® V GX
    FPGA Arria® V GZ
    FPGA SoC Arria® V ST
    FPGA SoC Arria® V SX
    FPGA Stratix® V E

    Le contenu de cette page est une combinaison de traduction humaine et informatique du contenu original en anglais. Ce contenu vous est fourni pour votre commodité et à titre informatif seulement et ne saurait être totalement exact ou complet. En cas de contradiction entre la version anglaise de cette page et la traduction, c'est la version anglaise qui prévaut. Afficher la version anglaise de cette page.