ID de l'article: 000074161 Type de contenu: Dépannage Dernière révision: 07/12/2012

Nios II processeur génère des résultats incorrects à partir des instructions shift right (SRAI, SRA)

Environnement

  • Édition d'abonnement Intel® Quartus® II
  • BUILT IN - ARTICLE INTRO SECOND COMPONENT

    Problème critique

    Descriptif

    Déplacez les opérations droites par le processeur Nios II sur Arria V et Stratix les périphériques V peuvent produire des résultats incorrects dans certains Configurations. Ce problème peut survenir lorsque la multiplication du matériel type est défini sur bloc DSP. Lorsque le processeur Nios II exécute SRAI l’ou l’instruction SRA sur une valeur négative, le résultat est décalé, mais pas étendu à la connexion.

    Ce problème est le résultat de la façon dont le emballage du bloc DSP est mis en œuvre pour les périphériques 28 nm.

    Résolution

    Vous pouvez résoudre ce problème dans le logiciel Quartus II v12.0 par appliquer un correctif. Pour obtenir le correctif, fichier une demande de service sur mySupport, référence au numéro d’ID de la solution rd07032012_629.

    Produits associés

    Cet article concerne 2 produits

    FPGA et FPGA SoC Arria® V
    FPGA Stratix® V

    Le contenu de cette page est une combinaison de traduction humaine et informatique du contenu original en anglais. Ce contenu vous est fourni pour votre commodité et à titre informatif seulement et ne saurait être totalement exact ou complet. En cas de contradiction entre la version anglaise de cette page et la traduction, c'est la version anglaise qui prévaut. Afficher la version anglaise de cette page.