Prise en charge des FAI Corelis
Corelis Inc. est l’un des principaux fournisseurs mondiaux de systèmes de test de balayage des limites (BST) basés sur PC IEEE Standard 1149.1 (JTAG). Corelis propose des solutions complètes pour tester des cartes individuelles, des tests gang/parallèles et la programmation d’appareils dans le système, ainsi que des systèmes complets utilisant des techniques de boundary-scan. Les systèmes sont disponibles pour la conception et le débogage, la fabrication, le service et le support sur le terrain. Une variété d’options système sont disponibles, y compris des solutions de bureau ainsi que des solutions portables pour une utilisation sur le terrain avec des ordinateurs portables.
Les produits Corelis prennent en charge la programmation JTAG dans le système des CPLD, FPGA, mémoires flash et EEPROM série, avec une prise en charge complète des intel® FPGA MAX® II, MAX 7000, MAX 3000 et des périphériques de configuration compatibles avec la programmabilité système (FAI) via l’interface JTAG, y compris les périphériques conformes à la norme IEEE 1532. Les périphériques FPGA Intel peuvent être programmés rapidement et facilement à l’aide d’un fichier STAPL (Jam Standard Test and Programming Language) (.jam),d’un fichier Jam Byte-Code (.jbc) ou d’un fichier de format vectoriel série (.svf) qui peut être généré automatiquement par le progiciel Quartus® II ou tout logiciel de développement antérieur prenant en charge cette fonctionnalité.
Pour plus d’informations sur les produits de test et de programmation Corelis boundary-scan et d’autres outils et services, veuillez visiter le site Web de Corelis.
Le contenu de cette page est une combinaison de traduction humaine et informatique du contenu original en anglais. Ce contenu vous est fourni pour votre commodité et à titre informatif seulement et ne saurait être totalement exact ou complet. En cas de contradiction entre la version anglaise de cette page et la traduction, c'est la version anglaise qui prévaut. Afficher la version anglaise de cette page.