Formation dirigée par un instructeur : Altera® FPGA Analyse du calendrier : laboratoires pratiques
726460
2023-07-14
Public
La prévisualisation n'est pas disponible pour ce fichier. Veuillez télécharger le fichier.
Descriptif
Dans ce cours, vous travaillerez sur des laboratoires pratiques sur une machine virtuelle pour pratiquer vos compétences en analyse de chronologie. Venez comme vous êtes au cours, aucune configuration n’est nécessaire. Une connaissance préalable des concepts de l’analyse temporelle est requise. Si vous avez besoin de les apprendre, avant de venir en classe, assistez au cours magistral Analyse du chronométrage. Il y aura un bref examen des contraintes de la DDC lors du démarrage des laboratoires.
Instructions d’utilisation
Actifs connexes
Titre et description
Format
Langue
Action
Instructor-Led Training: Altera® FPGA Timing Analysis: Lecture
You will learn how to constrain & analyze a design for timing using the Timing Analyzer in the Quartus® Prime Pro software v. 22.1. This includes writing Synopsys* Design Constraint (SDC) files, generating various timing reports in the Timing Analyzer & applying this knowledge to an FPGA design. Besides learning the basic requirements to ensure that your design meets timing, you will see how the Timing Analyzer makes it easy to create timing constraints to help you meet those requirements.
Note: While the focus of this course is the Quartus Prime Pro software, much of the flow and constraints are valid with the Standard and Lite versions of the software.