Prise en charge des testeurs en circuit
Les anciens appareils MAX® prennent en charge la programmation dans le système (ISP) avec des équipements de test en circuit (ICT).
Introduction
MAX® II, MAX® 3000A, MAX® 7000S, MAX® 7000A et MAX® 7000B prenant en charge la programmation dans le système (ISP) avec des équipements de test en circuit (ICT), offrent des avantages significatifs en termes de temps et de coût en intégrant des dispositifs logiques programmables (PLD) dans les tests au niveau de la carte. L’ISP via des testeurs en circuit est réalisé avec un algorithme adaptatif ou constant. Un algorithme adaptatif lit les informations d’un appareil et adapte les étapes de programmation suivantes pour obtenir le temps de programmation le plus rapide possible pour ce périphérique spécifique. Un algorithme constant utilise une séquence de programmation prédéfinie (non adaptative). Certaines plates-formes de test sont bien adaptées pour prendre en charge les algorithmes adaptatifs et d’autres non. MAX II, MAX 3000A et MAX 7000 appareils peuvent utiliser des algorithmes adaptatifs ou constants et fonctionner avec l’une ou l’autre plate-forme de testeur.
Documents associés
Liens connexes
- En savoir plus sur la solution Intel® FPGAs IEEE 1532
- Manuel MAX® II
- Assistance fournisseur de testeurs en circuit
- Programmation IEEE 1532
- Langage de test et de programmation standard Jam (STAPL)
- Assistance du fournisseur Jam STAPL
- Outils d’analyse des limites
- Assistance du fournisseur d’outils d’analyse des limites
Le contenu de cette page est une combinaison de traduction humaine et informatique du contenu original en anglais. Ce contenu vous est fourni pour votre commodité et à titre informatif seulement et ne saurait être totalement exact ou complet. En cas de contradiction entre la version anglaise de cette page et la traduction, c'est la version anglaise qui prévaut. Afficher la version anglaise de cette page.