Centre de ressources du cœur IP RapidIO
Prise en charge et ressources pour deux fonctions série RapidIO : la fonction RapidIO MegaCore et la fonction RapidIO II MegaCore. Découvrez des guides de l’utilisateur, des notes, des liens connexes et bien plus encore.
Fonctions RapidIO MegaCore
- La fonction MegaCore de RapidIO II est conforme à la révision 2.2 de la spécification RapidIO.
- Séparations des couches physiques, de transport et logiques (architecture modulaire)
- Séquence IDLE2 - symbole de contrôle long
- Débits de voie de 1,25, 2,5, 3,125, 5,0 et 6,25 Gbaud avec largeurs de liaison de 1x, 2x et 4x
- La fonction RapidIO MegaCore est conforme aux révisions 1.3/2.1 des spécifications RapidIO
- Séparations des couches physiques, de transport et logiques (architecture modulaire)
- Séquence IDLE1 - symbole de contrôle court
- Débits de voie de 1,25, 2,5, 3,125 et 5,0 Gbaud avec largeurs de liaison de 1x et 4X.
Pour obtenir plus de détails sur la prise en charge de l’appareil, notamment les débits de voies, les largeurs de liaison et les niveaux de vitesse, reportez-vous aux manuels d’utilisation de la fonction RapidIO MegaCore.
Les solutions, qui comprennent des cœurs IP RapidIO configurables et des cartes de développement, vous permettent de vous concentrer sur les fonctions essentielles de la conception du système en fournissant :
- Mise en œuvre simple et rapide du protocole
- Risques de conception réduits
- Temps de développement réduits
- Concepteur de plate-forme pour l’interconnexion du système
Notes applicatives
Conceptions de référence
- Conception de référence SRIO vers TI 6482 DSP
- Conception de référence SRIO vers TI 6488 DSP
- Conception de référence de reconfiguration du débit de données dynamique RapidIO pour les appareils Stratix IV GX
- Exemple de conception : pont de l’hôte de maintenance vers l’agent de maintenance du système
- Exemple de conception : implémentation personnalisée à l’aide de l’interface pass-through Avalon®-ST
Base de connaissances
La base de connaissances fournit des solutions d’assistance, des réponses aux questions fréquentes et des informations sur les problèmes connus concernant RapidIO.
Consultez les solutions fréquemment consultées :
- Le SRIO MegaCore fournit-il une plate-forme pour implémenter certaines fonctions de couche logique personnalisées ou mon propre module NREAD/NWRITE personnalisé ?
- Pourquoi l’ordre des paquets de liaison SRIO diffère-t-il de l’ordre dans la couche application ?
- Le RapidIO est-il capable de récupérer d’une traction de câble et de rétablir une liaison SRIO ?
- Puis-je connecter l’interface de l’agent de maintenance système de ma conception SRIO à la terre si je ne l’utilise pas pour réduire la consommation globale d’éléments logiques (LE) ?
- Comment le signal de demande d’attente du port de l’agent d’E/S de Avalon MM réagit-il à une rafale d’écriture continue ?
Kits de développement
Les kits de développement suivants sont disponibles pour la fonction RapidIO MegaCore :
- Kit de développement Signal Integrity de l’émetteur-récepteur Intel® Arria® 10 GX
- Kit de développement FPGA Intel® Arria® 10 GX
- Kit de développement FPGA Intel® Stratix® 10 GX
- Kit de développement DSP Stratix® V
- Kit de développement Signal Integrity de l’émetteur-récepteur Stratix® V GT
- Kit de développement Signal Integrity de l’émetteur-récepteur Stratix® V GX
- Kit de développement FPGA Stratix® V GX
Le contenu de cette page est une combinaison de traduction humaine et informatique du contenu original en anglais. Ce contenu vous est fourni pour votre commodité et à titre informatif seulement et ne saurait être totalement exact ou complet. En cas de contradiction entre la version anglaise de cette page et la traduction, c'est la version anglaise qui prévaut. Afficher la version anglaise de cette page.