Guides de l’utilisateur du logiciel Intel® Quartus® Prime Pro et Standard
Chaque guide de l’utilisateur de la collection Pro Edition et Standard Edition couvre un sujet spécifique et est conçu pour vous aider à trouver facilement et efficacement les informations dont vous avez besoin pour mener à bien votre conception.
Vous pouvez également télécharger un seul PDF qui combine tous les guides de l’utilisateur applicables pour une recherche croisée dans les guides de l’utilisateur et un seul téléchargement.
Numéro | Guide de l’utilisateur Titre | Edition | Description |
---|---|---|---|
1. | Commencer | Présente les fonctionnalités de base, les fichiers et le flux de conception du logiciel Intel Quartus Prime Pro Edition, notamment la gestion des projets et de la propriété intellectuelle (IP) de Intel Quartus édition Prime Pro, les considérations relatives à la planification de la conception initiale et la migration de projet à partir de versions précédentes du logiciel. | |
2. | Concepteur de plate-forme | Décrit comment créer et optimiser des systèmes à l’aide de Platform Designer, un outil d’intégration système qui simplifie l’intégration de cœurs IP personnalisés dans votre projet. Le Platform Designer génère automatiquement une logique d’interconnexion pour connecter les fonctions et sous-systèmes IP. | |
3. | Recommandations de conception | Décrit les meilleures pratiques de conception pour la conception de FPGAs avec le logiciel Intel Quartus Prime Pro Edition. Les styles de codage HDL et les pratiques de conception synchrone peuvent avoir un impact significatif sur les performances de conception. Suivre les styles de codage HDL recommandés garantit que la synthèse logicielle Intel Quartus Prime Pro Edition implémente de manière optimale votre conception dans le matériel. | |
4. | Compilateur | Décrit comment configurer, exécuter et optimiser toutes les étapes du compilateur logiciel Intel Quartus Prime Pro Edition. Le compilateur synthétise, place et achemine votre conception avant de générer un fichier de programmation de périphérique. | |
5. | Optimisation de la conception | Décrit les paramètres, outils et techniques du logiciel Intel Quartus Prime Pro Edition que vous pouvez utiliser pour obtenir les meilleures performances de conception dans Intel® FPGAs. Les techniques comprennent l’optimisation de la netlist de conception, le traitement des chaînes critiques qui limitent la resynchronisation et la fermeture de la synchronisation, et l’optimisation de l’utilisation des ressources du périphérique. | |
6. | Programmeur | Décrit le fonctionnement du programmateur Intel Quartus Prime Pro Edition, qui vous permet de configurer Intel FPGAs et de programmer le CPLD et les périphériques de configuration via une connexion à un Intel FPGA Download Cable. | |
7. | Conception basée sur bloc | Décrit les flux de conception basés sur des blocs, également appelés flux de conception modulaires ou hiérarchiques. Ces flux avancés permettent de préserver les blocs de conception (ou la logique qui comprend une instance de conception hiérarchique) au sein d’un projet et de réutiliser les blocs de conception dans d’autres projets. | |
8. | Reconfiguration partielle | Décrit la reconfiguration partielle, un flux de conception avancé qui vous permet de reconfigurer une partie du FPGA de manière dynamique, tandis que le reste de la conception FPGA continue de fonctionner. Définissez plusieurs personas pour une région de conception particulière sans affecter le fonctionnement dans d’autres zones. | |
9. | Simulation tierce | Décrit la prise en charge de la simulation de conception RTL et de grille pour les outils de simulation tiers d’Aldec*, Cadence*, Mentor Graphics* et Synopsys* qui vous permettent de vérifier le comportement de conception avant la programmation de l’appareil. Comprend la prise en charge du simulateur, les flux de simulation et la simulation Intel FPGA IP. | |
10. | Synthèse tierce | Décrit la prise en charge de la synthèse facultative de votre design dans des outils de synthèse tiers par Mentor Graphics et Synopsys. Comprend les étapes du flux de conception, les descriptions des fichiers générés et les directives de synthèse. | |
11. | Outils de débogage | Décrit un portefeuille d’outils de débogage de conception intégrés au système Intel Quartus logiciel Prime Pro Edition pour une vérification en temps réel de votre conception. Ces outils offrent une visibilité en acheminant (ou en « tapant ») les signaux de votre conception vers la logique de débogage. Ces outils comprennent la console système, l’analyseur logique Signal Tap, la boîte à outils de l’émetteur-récepteur, l’éditeur de contenu de mémoire système et l’éditeur de sources et de sondes dans le système. | |
12. | Analyseur de synchronisation | Explique les principes de base de l’analyse de synchronisation statique et l’utilisation du logiciel Intel Quartus Prime Pro Edition Timing Analyzer, un puissant outil d’analyse de synchronisation de type ASIC qui valide les performances temporelles de toute la logique de votre conception à l’aide d’une méthodologie de contrainte, d’analyse et de reporting conforme aux normes de l’industrie. | |
13. | Analyse et optimisation de la puissance | Décrit les outils d’analyse de puissance du logiciel Intel Quartus Prime Pro Edition qui permettent une estimation précise de la consommation électrique de l’appareil. Estimez la consommation électrique d’un appareil pour élaborer des budgets d’alimentation et concevoir des blocs d’alimentation, des régulateurs de tension, des radiateurs et des systèmes de refroidissement. | |
14. | Contraintes de conception | Décrit les contraintes de synchronisation et de logique qui influencent la façon dont le compilateur implémente votre conception, telles que les affectations de broches, les options de périphérique, les options logiques et les contraintes de synchronisation. Utilisez le planificateur d’interface pour prototyper des implémentations d’interface, planifier des horloges et définir rapidement un plan d’étage d’appareil légal. Utilisez le planificateur de broches pour visualiser, modifier et valider toutes les affectations d’E/S dans une représentation graphique de l’appareil cible. | |
15. | Outils de conception de circuits imprimés | Décrit la prise en charge des outils de conception de circuits imprimés tiers optionnels par Mentor Graphics et Cadence. Comprend également des informations sur l’analyse de l’intégrité du signal et les simulations avec les modèles HSPICE et IBIS. | |
16. | Script | Décrit l’utilisation de scripts Tcl et de ligne de commande pour contrôler le logiciel Intel Quartus Prime Pro Edition et pour exécuter un large éventail de fonctions, telles que la gestion de projets, la spécification de contraintes, l’exécution d’une compilation ou d’une analyse de synchronisation, ou la génération de rapports. |
Liens connexes
- Centres d’assistance pour les logiciels FPGA et les outils de développement
- Centres de ressources sur les logiciels de conception FPGA
- Centre d’assistance sur les licences Intel® FPGA
- Suite logicielle Intel® Quartus® Prime et outils de développement FPGA
- Centre de téléchargement de logiciels FPGA
- Assistance sur les systèmes d’exploitation
Le contenu de cette page est une combinaison de traduction humaine et informatique du contenu original en anglais. Ce contenu vous est fourni pour votre commodité et à titre informatif seulement et ne saurait être totalement exact ou complet. En cas de contradiction entre la version anglaise de cette page et la traduction, c'est la version anglaise qui prévaut. Afficher la version anglaise de cette page.