ID de l'article: 000099251 Type de contenu: Messages d'erreur Dernière révision: 30/05/2025

Pourquoi l’interface HPS F2H donne-t-elle des valeurs RDATA sans aucune demande de lecture (ARVALID) dans les appareils Agilex™ 7 FPGA ?

Environnement

    Intel® Quartus® Prime Pro Edition
BUILT IN - ARTICLE INTRO SECOND COMPONENT
Descriptif

En raison d’un problème dans le logiciel Quartus® Prime Pro Edition version 24.1 et antérieure, l’interface HPS F2H du FPGA Agilex™ 7 génère parfois des valeurs RDATA sans la présence d’un signal de demande de lecture (ARVALID) pour les conceptions ciblant l’appareil FPGA Agilex™ 7.

Résolution

Un correctif est disponible pour résoudre ce problème pour le logiciel Quartus® Prime Pro Edition version 24.1. Téléchargez et installez le correctif 0.24 à partir du lien approprié ci-dessous.

Ce problème est résolu à partir de la version 24.2 du logiciel Quartus® Prime Pro.

Produits associés

Cet article concerne 1 produits

FPGA et FPGA SoC Intel® Agilex™ série F

1

Le contenu de cette page est une combinaison de traduction humaine et informatique du contenu original en anglais. Ce contenu vous est fourni pour votre commodité et à titre informatif seulement et ne saurait être totalement exact ou complet. En cas de contradiction entre la version anglaise de cette page et la traduction, c’est la version anglaise qui prévaut. Afficher la version anglaise de cette page.