ID de l'article: 000099056 Type de contenu: Messages d'erreur Dernière révision: 12/06/2024

Pourquoi une erreur se trouve-t-elle lors de la génération d’un exemple de conception HDMI RX PHY FPGA ou HDMI TX PHY FPGA IP ?

Environnement

  • Intel® Quartus® Prime Pro Edition
  • HDMI*
  • BUILT IN - ARTICLE INTRO SECOND COMPONENT
    Descriptif

    En raison de la migration du processeur Nios® II pour FPGA vers Nios® processeur V pour FPGA, l’erreur suivante apparaîtra lors de la génération de l’exemple de conception à partir de HDMI RX PHY FPGA IP ou HDMI TX PHY FPGA IP dans le logiciel Quartus® Prime Pro Edition version 24.1

    Résolution

    Il n’existe aucune solution de contournement à ce problème.

    Ce problème devrait être résolu dans une prochaine version du logiciel Quartus® Prime Pro Edition.

    Produits associés

    Cet article concerne 1 produits

    FPGA et FPGA SoC Intel® Arria® 10

    Le contenu de cette page est une combinaison de traduction humaine et informatique du contenu original en anglais. Ce contenu vous est fourni pour votre commodité et à titre informatif seulement et ne saurait être totalement exact ou complet. En cas de contradiction entre la version anglaise de cette page et la traduction, c'est la version anglaise qui prévaut. Afficher la version anglaise de cette page.