En raison de la migration du processeur Nios® II pour FPGA vers Nios® processeur V pour FPGA, l’erreur suivante apparaîtra lors de la génération de l’exemple de conception à partir de HDMI RX PHY FPGA IP ou HDMI TX PHY FPGA IP dans le logiciel Quartus® Prime Pro Edition version 24.1
Il n’existe aucune solution de contournement à ce problème.
Ce problème devrait être résolu dans une prochaine version du logiciel Quartus® Prime Pro Edition.