ID de l'article: 000099006 Type de contenu: Information et documentation de produit Dernière révision: 30/05/2024

Puis-je conduire le pld_clk avec une source d’horloge autre que celle de l’coreclkout_hip dans l’IP dur Cyclone® V pour PCI Express* ?

Environnement

    Intel® Quartus® Prime Standard Edition
BUILT IN - ARTICLE INTRO SECOND COMPONENT
Descriptif

Dans le Guide de l’utilisateur de l’IP matérielle Cyclone® V pour PCI Express*, version 1.5 et antérieure, la description peut s’afficher sur pld_clk : « Vous devez piloter cette horloge avec coreclkout_hip. ».

Toutefois, dans le Guide de l’utilisateur de l’interface Avalon-ST (Streaming Avalon® V Cyclone® V pour les solutions PCIe* version 18.0, la description peut s’afficher sur pld_clk : « Vous pouvez piloter cette horloge avec coreclkout_hip. Si vous conduisez pld_clk avec une autre source d’horloge, celle-ci doit être égale ou plus rapide que coreclkout_hip, mais ne peut pas être plus rapide que 250 MHz. Choisissez une source d’horloge avec une précision de 0 ppm si pld_clk fonctionne à la même fréquence que coreclkout_hip. ».

Résolution

Oui, vous pouvez conduire pld_clk avec une autre source d’horloge. Suivez la description de pld_clk dans le Guide de l’utilisateur de l’interface Cyclone® V Avalon® Streaming (Avalon-ST) pour solutions PCIe* version 18.0.

Ces informations seront mises à jour dans une prochaine version du Guide de l’utilisateur de l’IP matérielle Cyclone® V pour PCI Express*.

Produits associés

Cet article concerne 2 produits

FPGA et FPGA SoC Cyclone® V
Kit de développement Cyclone®

1

Le contenu de cette page est une combinaison de traduction humaine et informatique du contenu original en anglais. Ce contenu vous est fourni pour votre commodité et à titre informatif seulement et ne saurait être totalement exact ou complet. En cas de contradiction entre la version anglaise de cette page et la traduction, c'est la version anglaise qui prévaut. Afficher la version anglaise de cette page.