ID de l'article: 000098891 Type de contenu: Information et documentation de produit Dernière révision: 20/05/2024

Pourquoi la fréquence de sortie des xcvr_recovered_clk n’est-elle pas égale à 380,16 MHz comme décrit dans le Guide de l’utilisateur de l’FPGA IP CPRI lors de l’utilisation de l’IP CPRI FPGA E-Tile ?

Environnement

    Intel® Quartus® Prime Pro Edition
    Intel® CPRI
BUILT IN - ARTICLE INTRO SECOND COMPONENT
Descriptif

En raison d’une erreur dans le manuel d’utilisation de l’IP CPRI FPGA, lors de l’utilisation de l’IP FPGA CPRI E-Tile, la fréquence de xcvr_recovered_clk n’est pas égale aux 380,16 MHz comme indiqué dans la documentation ; la fréquence correcte est de 368,64 MHz.

Résolution

Cette erreur sera corrigée dans une prochaine version du Guide de l’utilisateur de l’IP FPGA CPRI.

Produits associés

Cet article concerne 2 produits

FPGA et FPGA SoC Intel® Agilex™ série F
FPGA et FPGA SoC Intel® Stratix® 10

1

Le contenu de cette page est une combinaison de traduction humaine et informatique du contenu original en anglais. Ce contenu vous est fourni pour votre commodité et à titre informatif seulement et ne saurait être totalement exact ou complet. En cas de contradiction entre la version anglaise de cette page et la traduction, c'est la version anglaise qui prévaut. Afficher la version anglaise de cette page.