Le port o_tx_hip_ready est exposé dans l’IP FPGA GTS CPRI PHY, mais il n’est pas utilisé. Si vous interrogez o_tx_hip_ready port pour vérifier l’état, l’affirmation ne se produira jamais.
Ce problème est résolu à partir de la version 24.2 du logiciel Quartus Prime Pro Edition.