ID de l'article: 000098682 Type de contenu: Dépannage Dernière révision: 18/11/2024

Pourquoi est-il bloqué lorsque je o_tx_hip_ready interroge pour une affirmation dans l’IP GTS CPRI PHY FPGA avec l’appareil Agilex™ 5 ?

Environnement

  • Intel® Quartus® Prime Pro Edition
  • BUILT IN - ARTICLE INTRO SECOND COMPONENT
    Descriptif

    Le port o_tx_hip_ready est exposé dans l’IP FPGA GTS CPRI PHY, mais il n’est pas utilisé. Si vous interrogez o_tx_hip_ready port pour vérifier l’état, l’affirmation ne se produira jamais.

    Résolution

    Ce problème est résolu à partir de la version 24.2 du logiciel Quartus Prime Pro Edition.

    Le contenu de cette page est une combinaison de traduction humaine et informatique du contenu original en anglais. Ce contenu vous est fourni pour votre commodité et à titre informatif seulement et ne saurait être totalement exact ou complet. En cas de contradiction entre la version anglaise de cette page et la traduction, c'est la version anglaise qui prévaut. Afficher la version anglaise de cette page.