ID de l'article: 000098368 Type de contenu: Messages d'erreur Dernière révision: 04/12/2024

Erreur (24312) : Intel Quartus logiciel Prime a détecté que le placement des broches dans l'3B_T bancaire violait la règle Byte I/O standard. Réaffectez l’affectation de l’emplacement des broches conformément aux guides de l’utilisateur sui...

Environnement

    Intel® Quartus® Prime Pro Edition
    Interfaces
BUILT IN - ARTICLE INTRO SECOND COMPONENT
Descriptif

Le message d’erreur ci-dessous s’affiche lors de l’étape de compilation du fitter lors de l’utilisation de la version 24.1 du logiciel Quartus® Prime Pro Edition lorsqu’aucune affectation d’emplacement n’a été implémentée dans l’exemple de conception généré à partir de l’IP Agilex™ 5 MIPI D-PHY FPGA.

Erreur (24312) : le logiciel Quartus Prime a détecté que le placement des broches dans le 3B_T bancaire violait la règle Byte I/O standard. Réaffectez l’affectation de l’emplacement des broches conformément aux guides de l’utilisateur suivants pour vous conformer aux restrictions.

Infos (24313) : Pour la conception MIPI, consultez la section « Using the Remaining I/O Pin from Same Byte Location » (Utilisation de la broche d’E/S restante du même emplacement d’octet) comme indiqué dans le Guide de l’utilisateur de l’IP MIPI D-PHY FPGA Agilex™ 5.

Résolution

Pour contourner ce problème, attribuez un emplacement à au moins une des broches IP Agilex™ 5 MIPI D-PHY FPGA dans l’exemple de conception.

1

Le contenu de cette page est une combinaison de traduction humaine et informatique du contenu original en anglais. Ce contenu vous est fourni pour votre commodité et à titre informatif seulement et ne saurait être totalement exact ou complet. En cas de contradiction entre la version anglaise de cette page et la traduction, c'est la version anglaise qui prévaut. Afficher la version anglaise de cette page.