Le message d’erreur ci-dessous s’affiche lors de l’étape de compilation du fitter lors de l’utilisation de la version 24.1 du logiciel Quartus® Prime Pro Edition lorsqu’aucune affectation d’emplacement n’a été implémentée dans l’exemple de conception généré à partir de l’IP Agilex™ 5 MIPI D-PHY FPGA.
Erreur (24312) : le logiciel Quartus Prime a détecté que le placement des broches dans le 3B_T bancaire violait la règle Byte I/O standard. Réaffectez l’affectation de l’emplacement des broches conformément aux guides de l’utilisateur suivants pour vous conformer aux restrictions.
Infos (24313) : Pour la conception MIPI, consultez la section « Using the Remaining I/O Pin from Same Byte Location » (Utilisation de la broche d’E/S restante du même emplacement d’octet) comme indiqué dans le Guide de l’utilisateur de l’IP MIPI D-PHY FPGA Agilex™ 5.
Pour contourner ce problème, attribuez un emplacement à au moins une des broches IP Agilex™ 5 MIPI D-PHY FPGA dans l’exemple de conception.