ID de l'article: 000097794 Type de contenu: Dépannage Dernière révision: 09/04/2024

Pourquoi les écritures sur un M20K échouent-elles après une reconfiguration partielle ?

Environnement

  • Intel® Quartus® Prime Pro Edition
  • BUILT IN - ARTICLE INTRO SECOND COMPONENT

    Problème critique

    Descriptif

    En raison d’un problème dans la version 23.2 et les versions ultérieures du logiciel Quartus® Prime Pro Edition, vous pouvez voir une défaillance fonctionnelle lors de l’écriture sur une RAM M20K après une reconfiguration partielle. Ce problème se produit uniquement dans les cibles de conception d’un appareil Agilex™ 7 série F/I et l’une ou l’autre de ces conditions

    • Le mode d’optimisation du compilateur n’est pas défini sur Performances
    • La conception comporte au moins 2 partitions PR adjacentes qui partagent la même horloge.

    Résolution

    Pour contourner ce problème, exécutez ces options

    • Recompilez la conception avec le mode d’optimisation du compilateur défini sur l’une des options de performance .

    • S’assurer qu’il y a une séparation (au moins un espace de ligne/colonne) entre les régions de routage de partition PR adjacentes pour les conceptions comportant plus d’une région PR.

    Remarque : Cette restriction ne s’applique pas aux appareils de production Agilex™ 7 série M.

    Produits associés

    Cet article concerne 2 produits

    FPGA et FPGA SoC Intel® Agilex™ série F
    FPGA et FPGA SoC Intel® Agilex™ 7 série I

    Le contenu de cette page est une combinaison de traduction humaine et informatique du contenu original en anglais. Ce contenu vous est fourni pour votre commodité et à titre informatif seulement et ne saurait être totalement exact ou complet. En cas de contradiction entre la version anglaise de cette page et la traduction, c'est la version anglaise qui prévaut. Afficher la version anglaise de cette page.