ID de l'article: 000097672 Type de contenu: Dépannage Dernière révision: 14/12/2023

Pourquoi la modification de grub n’est-elle pas mise à jour lorsque vous suivez le guide de l’utilisateur de l’exemple de conception R-Tile Intel® FPGA IP for Compute Express Link* (CXL*) ?

Environnement

    Intel® Quartus® Prime Pro Edition

Other Linux family*

BUILT IN - ARTICLE INTRO SECOND COMPONENT
Descriptif

En raison d’un problème dans le noyau Linux, vous pouvez observer un échec de mise à jour en suivant la section « Activation de la mémoire de périphérique CXL » dans le guide de l’utilisateur de l’exemple de conception R-Tile Intel® FPGA IP for Compute Express Link* (CXL*).

Résolution

Pour contourner ce problème, ajoutez manuellement GRUB_CMDLINE_LINUX="rd.lvm.lv=centos/root rd.lvm.lv=centos/swap rhgb default_hugepagesz=1G hugepagesz=1G efi=nosoftreserve memmap=60G ! 0x880000000 quiet » dans le fichier /boot/efi/EFI/centos/grubenv manuellement.

Produits associés

Cet article concerne 1 produits

FPGA et FPGA SoC Intel® Agilex™ 7 série I

1

Le contenu de cette page est une combinaison de traduction humaine et informatique du contenu original en anglais. Ce contenu vous est fourni pour votre commodité et à titre informatif seulement et ne saurait être totalement exact ou complet. En cas de contradiction entre la version anglaise de cette page et la traduction, c’est la version anglaise qui prévaut. Afficher la version anglaise de cette page.