ID de l'article: 000096579 Type de contenu: Information et documentation de produit Dernière révision: 13/09/2023

Pourquoi mon appareil Intel® MAX®10 ne charge-t-il pas l’image de CFM0 à la mise sous tension alors que CONFIG_SEL est tirée vers le bas via le 10-K Ohms recommandé ?

Environnement

BUILT IN - ARTICLE INTRO SECOND COMPONENT
Descriptif

Comme la broche CONFIG_SEL des appareils Intel® MAX® 10 est une broche à double usage, elle est équipée d’une faible traction interne qui est activée par défaut avant le mode utilisateur.

D’après les valeurs de la résistance de tirage faible interne du tableau 17 de la fiche technique du périphérique FPGA Intel® MAX® 10, dans certaines conditions, une pull-down externe de 10 K Ohm peut ne pas être assez forte pour entraîner une logique faible, ce qui empêche l’image de se charger de CFM0 lorsque la fonction CONFIG_SEL est activée.

Résolution

Si vous êtes concerné par ce problème, vous pouvez équiper une résistance de tirage externe plus forte (par exemple 1-K Ohms) sur CONFIG_SEL.

Vous pouvez également désactiver l’option « Set I/O to weak pull-up prior user-mode » dans les paramètres .icb.

Notez que cela désactivera également le weak-pull up lors de la configuration de toutes les broches d’E/S à usage général.

Produits associés

Cet article concerne 1 produits

FPGA Intel® MAX® 10

Le contenu de cette page est une combinaison de traduction humaine et informatique du contenu original en anglais. Ce contenu vous est fourni pour votre commodité et à titre informatif seulement et ne saurait être totalement exact ou complet. En cas de contradiction entre la version anglaise de cette page et la traduction, c'est la version anglaise qui prévaut. Afficher la version anglaise de cette page.