ID de l'article: 000096430 Type de contenu: Dépannage Dernière révision: 17/04/2024

Pourquoi est-ce que je vois des erreurs de bits sur le côté TX de ma variante IP multi FPGA fréquences PMA F-Tile et FEC Direct PHY lorsque je suis configuré en mode 100G-4 PMA Direct sur les émetteurs-récepteurs FGT ?

Environnement

  • Intel® Quartus® Prime Pro Edition
  • BUILT IN - ARTICLE INTRO SECOND COMPONENT
    Descriptif

    En raison d’un problème dans la version 23.1 du logiciel Quartus® Prime Pro Edition, vous pouvez rencontrer des erreurs de bit du côté TX de votre variante IP multi FPGA débit PMA F-Tile et FEC Direct PHY lorsque vous êtes configuré en mode Direct 100G-4 PMA sur les émetteurs-récepteurs FGT si la variante est physiquement placée sur la tuile F de sorte qu’elle utilise l’IP dur 200G de la tuile F.

    Ce problème ne se produit pas sur la variante directe 100G-4 FEC ou toute autre variante, quel que soit le débit ou le mode.
    Pour déterminer si votre variante directe PMA 100G-4 utilise l’IP dur 200G de la tuile F, procédez comme suit :

    1. ) Ouvrez le <project_name>.tlg.rpt
    2. ) Localisez votre canal de transmission et déterminez s’il a été placé dans l’IP dur 200G de la tuile

    Par exemple :
    -- BB_F_EHIP_TX dut|directphy_f_dr_0|U_sec_profile29|sec_profile_29|dphy_hip_inst|persystem[0].perehip_tx[0].tx_ehip.x_bb_f_ehip_tx
    --Emplacement; z1577b_x393_y166_n0.ehip200g_st_x1_6_tx

    Résolution

    Pour contourner ce problème, effectuez les lectures et écritures suivantes sur le bus « reconfig_pdp » de l’adresse IP :

    1. ) 0x6000 de lecture du registre pour l’ensemble (4) des canaux de la variante 100G
    2. ) Écrire les bits [6 :3] du registre sur 4'b0010. Laissez les bits restants du registre inchangés

    Par exemple, si register 0x6000 relit 0x00380080 puis écrivez ce registre avec 0x00380090 valeur comme indiqué ci-dessous

    % reg_write 0x06000 0x00380090
    % reg_write 0x16000 0x00380090
    % reg_write 0x26000 0x00380090
    % reg_write 0x36000 0x00380090

    Ce problème devrait être résolu dans une prochaine version du logiciel Quartus® Prime Pro Edition.

    Produits associés

    Cet article concerne 1 produits

    FPGA et FPGA SoC Intel® Agilex™ 7

    Le contenu de cette page est une combinaison de traduction humaine et informatique du contenu original en anglais. Ce contenu vous est fourni pour votre commodité et à titre informatif seulement et ne saurait être totalement exact ou complet. En cas de contradiction entre la version anglaise de cette page et la traduction, c'est la version anglaise qui prévaut. Afficher la version anglaise de cette page.