ID de l'article: 000096228 Type de contenu: Product Information & Documentation Dernière révision: 05/09/2023

Comment comprendre les chiffres du « Tableau 89. Délai programmable de l’OIE pour Intel Arria 10 appareils » dans la fiche technique de l’appareil Intel® Arria® 10 ?

Environnement

  • Intel® Quartus® Prime Pro Edition
  • BUILT IN - ARTICLE INTRO SECOND COMPONENT
    Descriptif
    1. La phrase du manuel GPIO Intel® Arria®10 mentionnant « 50 ps incremental delay » n’est pas une valeur exacte. Ce n’est qu’un exemple expliquant la relation entre les valeurs « Offset » et « Maximum Delay ». Les utilisateurs doivent se reporter à la fiche technique pour connaître les valeurs de délai IOE exactes.
    2. Dans la fiche technique de l’appareil Intel® Arria® 10, le tableau 89 montre la valeur de délai maximal des différents niveaux de vitesse et la plage de valeurs de décalage pour les broches d’entrée et de sortie. Mais le tableau n’explique pas exactement leurs relations.

    Résolution

    Dans Intel® Arria® Manuel des 10 cœurs sur la structure et les E/S à usage général , chapitre 5.5.3.3. Délai IOE programmable, il y a une phrase mentionnant « délais incrémentiels de 50 ps ». Il ne s’agit pas d’une valeur exacte, mais seulement d’un exemple expliquant la relation entre les valeurs « Offset » et « Maximum Delay ». Les utilisateurs doivent se reporter à la fiche technique pour connaître les valeurs de délai IOE exactes.

    D’après le tableau 89 de la fiche technique de l’appareil Intel® Arria® 10 . IOE Programmable Delay for Intel® Arria® 10 Devices, nous pouvons voir qu’il existe différents délais IOE maximum pour les appareils avec différents niveaux de vitesse. Nous pouvons ajuster le paramètre de la chaîne de retard de sortie (IO_IN_DLY_CHN) pour le chemin de sortie de 0 ~ 15, ce qui signifie une résolution divisée en 16. Pour le chemin d’entrée, la plage de paramètres IO_OUT_DLY_CHN (Input Delay Chain Setting) est de 0~63, résolution divisée 64.

    Simplification de la phrase en formules comme ci-dessous :

    Pour la broche de sortie, si nous définissons le IO_OUT_DLY_CHN sur N,

    Délai incrémentiel du chemin de sortie = Délai de sortie maximal / 16

    Valeur du délai de sortie = Délai de sortie maximal / 16 × (N + 1)

    Pour la broche d’entrée, si nous définissons le IO_IN_DLY_CHN sur N,

    Délai incrémentiel du chemin d’entrée = Délai de sortie maximal / 64

    Valeur du délai de sortie = Délai de sortie maximal / 64 × (N + 1)

    Par exemple, le délai d’entrée lent du modèle -E3S peut être défini dans une plage de 0 à 6,035 ns, avec une taille de pas de 6,035 ns/64=0,0943 ns.

    Cependant, nous devons être conscients que les chaînes de retard d’E/S ne sont pas compensées PVT. La valeur change avec le processus, la tension et la température.

    Produits associés

    Cet article concerne 1 produits

    FPGA et FPGA SoC Intel® Arria® 10

    Le contenu de cette page est une combinaison de traduction humaine et informatique du contenu original en anglais. Ce contenu vous est fourni pour votre commodité et à titre informatif seulement et ne saurait être totalement exact ou complet. En cas de contradiction entre la version anglaise de cette page et la traduction, c'est la version anglaise qui prévaut. Afficher la version anglaise de cette page.