En raison d’un problème dans la version 23.2 du logiciel Intel® Quartus® Prime Pro Edition, cette erreur interne peut s’afficher lors de l’utilisation d’une horloge routée localement pour un M20K dans une région de reconfiguration partielle (PR) lors d’une compilation de révision de mise en œuvre PR - persona ciblant un périphérique FPGA Intel Agilex® 7 série F/I.
Pour contourner ce problème, assurez-vous que l’horloge est promue à un signal global avant d’entrer dans la partition PR. Les horloges à routage local ne sont pas autorisées avec les M20K dans les partitions PR.
Ce problème sera résolu à partir de la version 23.3 du logiciel Intel® Quartus® Prime Pro Edition en remplaçant l’erreur interne par un message d’erreur.
Remarque : Cette restriction ne s’applique pas aux appareils de production Intel Agilex® 7 série M.