ID de l'article: 000095629 Type de contenu: Messages d'erreur Dernière révision: 29/06/2023

Sous-système d’erreur interne : FDRGN, fichier : /quartus/fitter/fdrgn/fdrgn_expert.cpp, ligne : 5613

Environnement

  • Intel® Quartus® Prime Pro Edition
  • BUILT IN - ARTICLE INTRO SECOND COMPONENT
    Descriptif

    En raison d’un problème dans le logiciel Intel® Quartus® Prime Pro Edition v22.4 et antérieur, vous pourriez voir cette erreur interne si vous avez un projet qui comprend la mémoire HPS et HPS DDR pour un Intel® Arria® 10 FPGA et que vous affectez un signal à une broche dans la banque 2K.
    Cette erreur se produit au stade Fitter (Finalize).

    Résolution

    Pour contourner ce problème, changez la cession du signal sur une autre broche à l’extérieur de la banque 2K.

    À partir de Intel® Quartus® logiciel Prime Pro Edition v23.1, cette erreur interne s’affiche comme un message d’erreur, permettant à l’utilisateur de modifier l’emplacement des broches.

    Produits associés

    Cet article concerne 1 produits

    FPGA et FPGA SoC Intel® Arria® 10

    Le contenu de cette page est une combinaison de traduction humaine et informatique du contenu original en anglais. Ce contenu vous est fourni pour votre commodité et à titre informatif seulement et ne saurait être totalement exact ou complet. En cas de contradiction entre la version anglaise de cette page et la traduction, c'est la version anglaise qui prévaut. Afficher la version anglaise de cette page.