ID de l'article: 000095462 Type de contenu: Messages d'erreur Dernière révision: 16/08/2023

Pourquoi le script synopsis de simulation par défaut généré par Intel® Quartus® version 22.4 et antérieures du logiciel Prime Pro Edition ne peut pas être utilisé pour simuler le HPS pour Intel Agilex® 7 FPGA appareils ?

Environnement

BUILT IN - ARTICLE INTRO SECOND COMPONENT
Descriptif

Le script de simulation Synopsys par défaut généré par Intel® Quartus® version 22.4 et antérieures du logiciel Prime Pro Edition ne peut pas être utilisé pour simuler le HPS pour les appareils Intel Agilex® 7 FPGA, car le script de configuration de la simulation Synopsys ne compile pas toutes les bibliothèques nécessaires pour les BFM HPS AXI.

Résolution

Modifiez le script de simulation Synopsys vcs_setup.sh généré pour Intel® Quartus® logiciel Prime Pro Edition en ajoutant les lignes de code suivantes :

echo « Utiliser l’interface de programmation directe (DPI) »

ELAB_OPTIONS="$ELAB_OPTIONS -debug_access+r+w+nomemcbk »

MENTOR_VIP_AE="${MENTOR_VIP_AE:-$QUARTUS_INSTALL_DIR/.. /ip/altera/mentor_vip_ae} »

export QUESTA_MVC_GCC_LIB="${MENTOR_VIP_AE}/common/questa_mvc_core/linux_x86_64_gcc-6.2.0_vcs »

export LDFLAGS= »-L ${QUESTA_MVC_GCC_LIB} -Wl,-rpath ${QUESTA_MVC_GCC_LIB} -laxi4_IN_SystemVerilog_VCS_full_DVC »

Le code doit être ajouté avant la section « # ajouter des propriétés d’élaboration et de simulation de bibliothèque d’appareils »

Ce problème est résolu à partir de la version 23.1 du logiciel intel® Quartus® Prime Pro Edition

Le contenu de cette page est une combinaison de traduction humaine et informatique du contenu original en anglais. Ce contenu vous est fourni pour votre commodité et à titre informatif seulement et ne saurait être totalement exact ou complet. En cas de contradiction entre la version anglaise de cette page et la traduction, c'est la version anglaise qui prévaut. Afficher la version anglaise de cette page.