ID de l'article: 000095002 Type de contenu: Messages d'erreur Dernière révision: 19/05/2023

Pourquoi l’outil du générateur de trafic EMIF 2.0 (TG2) Intel® Stratix® 10 MX est-il suspendu et/ou affiche-t-il des readdata incorrects lorsqu’il est configuré en mode séquentiel ?

Environnement

  • Logiciel de conception Intel® Quartus® Prime
  • BUILT IN - ARTICLE INTRO SECOND COMPONENT
    Descriptif

    Le mode d’adresse séquentielle est incorrect lors de l’utilisation d’un périphérique Intel® Stratix® 10 MX en mode half rate (HR). En raison d’un problème lié au masque de données, l’incrément d’adresse séquentielle est désactivé de 1 pour les incréments impairs.

    Résolution

    Ce problème est résolu à partir de la version 22.2 du logiciel Intel® Quartus® Prime Pro Edition.

    Produits associés

    Cet article concerne 1 produits

    FPGA et FPGA SoC Intel® Stratix® 10

    Le contenu de cette page est une combinaison de traduction humaine et informatique du contenu original en anglais. Ce contenu vous est fourni pour votre commodité et à titre informatif seulement et ne saurait être totalement exact ou complet. En cas de contradiction entre la version anglaise de cette page et la traduction, c'est la version anglaise qui prévaut. Afficher la version anglaise de cette page.