ID de l'article: 000094921 Type de contenu: Dépannage Dernière révision: 18/05/2023

Pourquoi l’outil du générateur de trafic EMIF 2.0 (TG2) est-il suspendu et/ou affiche-t-il des readdata incorrects lorsqu’il est configuré en mode séquentiel ?

Environnement

  • Logiciel de conception Intel® Quartus® Prime
  • FPGA Intel® Stratix® 20 IP pour interfaces de mémoire externe
  • BUILT IN - ARTICLE INTRO SECOND COMPONENT
    Descriptif

    En raison d’un problème dans la version 20.4 du logiciel Intel® Quartus® Prime Pro Edition et versions antérieures, l’outil TG2 peut suspendre ou afficher des readdata incorrectes lorsqu’il est utilisé en mode séquentiel. Ce problème se produit car lors de l’écriture d’un sursaut de données à partir d’une adresse dans le dernier espace de 127 adresses, avec une rafale de 127, le TG2 tente d’écrire des données aux adresses qui tombent en dehors du module de mémoire, provoquant un dépassement.

    Résolution

    Ce problème se produit uniquement lors de l’utilisation du mode séquentiel. Cependant, en utilisant le mode aléatoire ou le mode séquentiel aléatoire, le TG2 explique la surélation lors de la génération de l’adresse mémoire pour éviter tout débordement.

    Ce problème est résolu à partir de la version 21.1 du logiciel Intel® Quartus® Prime Pro Edition.

    Produits associés

    Cet article concerne 1 produits

    Circuits programmables Intel®

    Le contenu de cette page est une combinaison de traduction humaine et informatique du contenu original en anglais. Ce contenu vous est fourni pour votre commodité et à titre informatif seulement et ne saurait être totalement exact ou complet. En cas de contradiction entre la version anglaise de cette page et la traduction, c'est la version anglaise qui prévaut. Afficher la version anglaise de cette page.