Vous verrez l’erreur « Erreur (14566) : Le Fitter ne peut pas placer <montant> composant(s) périphérique(s) en raison de conflits avec les contraintes existantes (<montant> LVDS_CHANNEL(s)) » lorsque vous essayez de compiler une conception avec TX LVDS SERDES qui couvrent plusieurs banques.
L’erreur apparaît si les canaux ne sont pas placés sur la même banque que la PLL, car le premier est mappé au bloc IP SERDES . Par exemple, les broches sont affectées aux banques 3B, 3C et 3D, l’horloge de référence de la PLL étant affectée à une broche CLK sur la banque 3C.
L’arrangement est le suivant :
3A : tx_data[0..15]
3B : tx_data[16..38]
3C : tx_data[39..51]
Veuillez contacter votre ingénieur d’application local pour obtenir la solution de contournement de ce problème et indiquer l’ID du bogue : 15012251590.
Ce problème devrait être résolu dans une prochaine version du logiciel Quartus® Prime Pro Edition.