Il est possible que vous voyiez des messages d’avertissement critique pour la génération de logique de tuile Quartus®, comme ceux-ci sur votre périphérique Intel Agilex® 7 avec la conception F-Tile Avalon® Streaming Intel® FPGA IP pour PCI Express* lorsque vous utilisez la version 23.1 du logiciel Intel® Quartus® Prime Pro Edition.
Avertissement critique(23469) : Le bloc dut|dut|pcie_hip_top_f_inst|pcie_hip_bb_f_inst|f_ux_inst0|x_bb_f_ux_tx n’a pas défini les paramètres suivants
Info(23470) : Paramètre txeq_main_tap
Info(23470) : Paramètre txeq_post_tap_1
Info(23470) : Paramètre txeq_pre_tap_1
Info(23470) : Paramètre txeq_pre_tap_2
Avertissement critique(23469) : Le bloc dut|dut|pcie_hip_top_f_inst|pcie_hip_bb_f_inst|f_ux_inst0|x_bb_f_ux_rx n’a pas défini les paramètres suivants
Info(23470) : Paramètre rx_ac_couple_enable
Info(23470) : Paramètre rx_onchip_termination
Info(23470) : Paramètre rxeq_dfe_data_tap_1
Info(23470) : Paramètre rxeq_hf_boost
Info(23470) : Paramètre rxeq_vga_gain
Pour supprimer les avertissements de l’émetteur, vous devez ajouter des contraintes semblables aux suivantes. Notez que le Intel® FPGA IP Avalon® Streaming pour PCI Express* écrasera ces valeurs pendant le processus d’apprentissage des liens.
set_instance_assignment -name HSSI_PARAMETER « txeq_main_tap=0 » -to hip_serial_tx_p_out0 -entity pcie_ed
set_instance_assignment -name HSSI_PARAMETER « txeq_pre_tap_1=0 » -to hip_serial_tx_p_out0 -entity pcie_ed
set_instance_assignment -name HSSI_PARAMETER « txeq_pre_tap_2=0 » -to hip_serial_tx_p_out0 -entity pcie_ed
set_instance_assignment -name HSSI_PARAMETER « txeq_post_tap_1=0 » -to hip_serial_tx_p_out0 -entity pcie_ed
Pour supprimer les avertissements du destinataire, vous devez ajouter des contraintes semblables aux suivantes.
set_instance_assignment -name HSSI_PARAMETER « rxeq_dfe_data_tap_1=0 » -to hip_serial_rx_p_in0 -entity pcie_ed
set_instance_assignment -name HSSI_PARAMETER « rxeq_hf_boost=32 » -to hip_serial_rx_p_in0 -entity pcie_ed
set_instance_assignment -name HSSI_PARAMETER « rxeq_vga_gain=32 » -to hip_serial_rx_p_in0 -entity pcie_ed
set_instance_assignment -name HSSI_PARAMETER « rx_ac_couple_enable=ENABLE » -to hip_serial_rx_p_in0 -entity pcie_ed
set_instance_assignment -name HSSI_PARAMETER « rx_onchip_termination=RX_ONCHIP_TERMINATION_R_2 » -to hip_serial_rx_p_in0 -entity pcie_ed
Ce problème sera résolu dans une future version du logiciel Intel® Quartus® Prime Pro Edition.