ID de l'article: 000094248 Type de contenu: Errata Dernière révision: 19/03/2023

Pourquoi l’exemple de conception Intel® FPGA IP CPRI ne simule-t-il pas lors de l’utilisation du simulateur Aldec* hâtre* ?

Environnement

    Intel® Quartus® Prime Standard Edition
BUILT IN - ARTICLE INTRO SECOND COMPONENT
Descriptif

En raison d’un problème dans la version 22.4 du logiciel Intel® Quartus® Prime Pro Edition et versions antérieures, il est possible que vous voyiez que l’exemple de conception Intel® FPGA IP CPRI ne parvient pas à simuler lors de l’utilisation du simulateur Aldec* Il est possible que le CPRI Intel® FPGA IP ne parvient pas à simuler lorsqu’il utilise le simulateur Aldec* Quarz*

Résolution

Il n’y a pas de solution à ce problème.
Ce problème devrait être résolu dans une prochaine version du logiciel Intel® Quartus® Prime Pro Edition.
 

Produits associés

Cet article concerne 16 produits

FPGA et FPGA SoC Intel® Agilex™ série F
FPGA et FPGA SoC Intel® Agilex™ 7 série I
FPGA et FPGA SoC Arria® V
FPGA et FPGA SoC Intel® Arria® 10
FPGA Cyclone® V GT
FPGA Cyclone® V GX
FPGA SoC Cyclone® V ST
FPGA SoC Cyclone® V SX
FPGA Intel® Stratix® 10 DX
FPGA Intel® Stratix® 10 GX
FPGA Intel® Stratix® 10 MX
FPGA Intel® Stratix® 10 NX
FPGA SoC Intel® Stratix® 10 GX
FPGA Intel® Stratix® 10 TX
FPGA Stratix® V GT
FPGA Stratix® V GX

1

Le contenu de cette page est une combinaison de traduction humaine et informatique du contenu original en anglais. Ce contenu vous est fourni pour votre commodité et à titre informatif seulement et ne saurait être totalement exact ou complet. En cas de contradiction entre la version anglaise de cette page et la traduction, c’est la version anglaise qui prévaut. Afficher la version anglaise de cette page.