ID de l'article: 000093573 Type de contenu: Errata Dernière révision: 28/11/2023

Pourquoi le noyau de Intel® FPGA IP CPRI PHY F-tile ne prend-il pas en charge le simulateur Aldec Riviera pour Intel Agilex® 7 FPGA série M ?

Environnement

  • Intel® Quartus® Prime Pro Edition
  • BUILT IN - ARTICLE INTRO SECOND COMPONENT
    Descriptif

    En raison d’un problème dans la version 22.4 du logiciel Intel® Quartus® Prime Pro Edition, le cœur Intel® FPGA IP du CPRI PHY F-tile ne prend pas en charge le simulateur Aldec Riviera pour les Intel Agilex® 7 FPGA série M suivantes :

    • OPN du périphérique : AGMx039R47A2E2VR0
    Résolution

    Il n’existe aucune solution de contournement à ce problème.
    Ce problème devrait être résolu dans une future version du logiciel Intel® Quartus® Prime Pro Edition.

    Produits associés

    Cet article concerne 1 produits

    FPGA et FPGA SoC Intel® Agilex™ 7 série I

    Le contenu de cette page est une combinaison de traduction humaine et informatique du contenu original en anglais. Ce contenu vous est fourni pour votre commodité et à titre informatif seulement et ne saurait être totalement exact ou complet. En cas de contradiction entre la version anglaise de cette page et la traduction, c'est la version anglaise qui prévaut. Afficher la version anglaise de cette page.