ID de l'article: 000093229 Type de contenu: Dépannage Dernière révision: 03/04/2023

Erreur (20054) : Channel < * > est activé, < * > n’est pas un emplacement légale en 20055, < * > sont possibles des emplacements de l’ordre des quenuc.

Environnement

  • Intel® Quartus® Prime Pro Edition
  • Intel® CPRI
  • BUILT IN - ARTICLE INTRO SECOND COMPONENT
    Descriptif

    En raison de la limitation du cœur Intel® FPGA IP CPRI, il est possible que vous voyiez le message d’erreur ci-dessus si vous utilisez plusieurs Intel® FPGA IP CPRI avec partage CPRI dans le Intel® Stratix® 10 FPGA vignette E et Intel Agilex® 7 FPGA vignette E.

    Résolution

    Pour contourner ce problème, éviter d’utiliser le Intel® FPGA IP CPRI avec le partage QUE l’on partage.

    Une autre solution de contournement consiste à générer et à connecter séparément la structure MAC et PHY afin que l’IP PHY puisse partager un seul emplacement RS-FEC.

    Ce problème ne sera pas résolu dans une version ultérieure du CPRI Intel® FPGA IP cœur.

     

    Produits associés

    Cet article concerne 2 produits

    FPGA et FPGA SoC Intel® Agilex™ 7
    FPGA et FPGA SoC Intel® Stratix® 10

    Le contenu de cette page est une combinaison de traduction humaine et informatique du contenu original en anglais. Ce contenu vous est fourni pour votre commodité et à titre informatif seulement et ne saurait être totalement exact ou complet. En cas de contradiction entre la version anglaise de cette page et la traduction, c'est la version anglaise qui prévaut. Afficher la version anglaise de cette page.