ID de l'article: 000093193 Type de contenu: Dépannage Dernière révision: 08/12/2022

Pourquoi l’interface HPRXM de l’interface DMA Intel® Arria® 10 ou Intel® Cyclone® 10 Avalon® memory-mapped (Avalon-MM) pour un octet de sortie PCI Express* permet-elle des transactions d’écriture en rafale ?

Environnement

  • Intel® Quartus® Prime Pro Edition
  • Hard IP pour PCI Express* Intel® Arria® 10 Cyclone® 10
  • BUILT IN - ARTICLE INTRO SECOND COMPONENT
    Descriptif

    En raison d’un problème dans la version 22.1 et antérieure du logiciel Intel® Quartus® Prime Pro Edition, L’interface DMA Intel® Arria® 10 ou Intel® Cyclone® 10 Avalon® avec mapage mémoire (Avalon-MM) pour PCI Express* configurée avec une interface 128 bits et un port RXM BAR2 avec capacités de rafale peut entraîner un octet incorrect lors des transactions en première et dernière écriture de l’interface HPRXM pour une écriture en rafale.

    Résolution

    Ce problème est résolu à partir de la version 22.2 du logiciel Intel® Quartus® Prime Pro Edition.

    Produits associés

    Cet article concerne 2 produits

    FPGA Intel® Arria® 10 GX
    FPGA Intel® Cyclone® 10 GX

    Le contenu de cette page est une combinaison de traduction humaine et informatique du contenu original en anglais. Ce contenu vous est fourni pour votre commodité et à titre informatif seulement et ne saurait être totalement exact ou complet. En cas de contradiction entre la version anglaise de cette page et la traduction, c'est la version anglaise qui prévaut. Afficher la version anglaise de cette page.