ID de l'article: 000093139 Type de contenu: Information et documentation de produit Dernière révision: 01/06/2023

Comment effacer tous les souvenirs non volatiles du kit de développement émetteur-récepteur-SoC Intel Agilex® série I ?

Environnement

  • Intel® Quartus® Prime Pro Edition
  • OS Independent family

    BUILT IN - ARTICLE INTRO SECOND COMPONENT
    Descriptif

    Le kit de développement émetteur-récepteur-SoC Intel Agilex® série I (4x F-Tile) est rempli de mémoires rémanentes suivantes pouvant être utilisées pour les données utilisateur :

    Depuis la carte principale :

    • Système Intel® MAX® 10 FPGA et flash QSPI (Serial NOR Flash)

    De la carte fille SDM :

    • Flash série NOR

    De la carte fille HPS 1

    • Flash NAND et flash eMMC

    De la carte fille HPS 2

    • Carte micro SD

    Les autres mémoires rémanentes ne sont utilisées que pour les données de configuration et ne sont pas accessibles pour les données utilisateur.

    Résolution

    Carte principale : pour accéder aux deux systèmes Intel MAX 10 FPGA et qSPI Flash, réglez les commutateurs DIP S20 et S19 avec la configuration suivante :

    S20 :

    S20.2 =1

    S20.3 = 1

    S20.4 = 1

    S19 :

    S19.1 = 1

    S19.2 = 0

    S19.3 = 1

    S19.4 = 1

    Carte fille SDM : pour accéder aux commutateurs Serial NOR Flash, définissez les commutateurs DIP S20 et S19 dans la configuration suivante :

    S20 :

    S20.2 = 0

    S20.3 = 1

    S20.4 = 1

    S19 :

    S19.1 = 1

    S19.2 = 0

    S19.3 = 1

    S19.4 = 1

    HPS Daughtercard 1 : pour accéder à la mémoire Flash NAND, définissez les commutateurs DIP S20 et S19 sur la configuration suivante :

    S20 :

    S20.2 = 0

    S20.3 = 1

    S20.4 = 1

    S19 :

    S19.1 = 0

    S19.2 = 1

    S19.3 = 1

    S19.4 = 1

    Pour accéder à la mémoire Flash eMMC, démarrez le HPS, configurez-le et activez une routine d’écriture/d’effacement de l’eMMC. Le contenu ou les données ne peuvent pas être téléchargés ou téléchargés à partir de l’eMMC sans que le HPS ait démarré et exécuté. Vous trouverez plus d’informations sur le contrôleur eMMC dans le manuel de référence technique du système de processeur dur Intel Agilex®, chapitre 16, Contrôleur SD/MMC.

    Carte fille HPS 2 : pour accéder à la carte Micro SD, démarrez le HPS, configurez-le et activez une routine pour écrire/effacer la carte SD. Le contenu ou les données ne peuvent pas être téléchargés ou téléchargés à partir de la carte SD sans que le HPS ait démarré et exécuté. De plus, comme la carte SD est amovible, il est possible d’utiliser un ordinateur personnel avec un logiciel spécifique pour supprimer dur la carte SD.

    Produits associés

    Cet article concerne 2 produits

    FPGA et FPGA SoC Intel® Agilex™ 7 série I
    Kits de développement pour FPGA Intel® Agilex™ série I

    Le contenu de cette page est une combinaison de traduction humaine et informatique du contenu original en anglais. Ce contenu vous est fourni pour votre commodité et à titre informatif seulement et ne saurait être totalement exact ou complet. En cas de contradiction entre la version anglaise de cette page et la traduction, c'est la version anglaise qui prévaut. Afficher la version anglaise de cette page.