ID de l'article: 000092921 Type de contenu: Information et documentation de produit Dernière révision: 02/12/2022

La fonctionnalité de retard des E/S est-elle prise en charge par les normes LVDS, RSDS, mini-LVDS et LVPECL E/S lors de l’utilisation de périphériques Intel® Arria® 10 et Intel® Cyclone® 10 GX ?

Environnement

BUILT IN - ARTICLE INTRO SECOND COMPONENT
Descriptif

En raison d’un problème dans Intel® Arria® manuel 10 Core Fabric et d’E/S à usage général et Intel® Cyclone® fabric de base de 10 GX et manuel d’E/S à usage général, tableau 49 de Intel® Arria® 10 types de tampon d’E/S programmables des fonctionnalités E/S et de la prise en charge des normes d’E/S, et tableau 39 des Intel Cyclone 10 GX programmables des fonctionnalités IOE programmables des normes d’E/S et de la prise en charge des types d’E/S, n’incluent pas les normes LVDS, RSDS, mini-LVDS et LVPECL E/S. Ces normes d’E/S prennent toutes en charge la fonctionnalité De retard d’E/S.

 

Résolution

Ce problème est actuellement prévu pour être résolu dans une prochaine version de Intel® Arria® 10 Cœurs Fabric et manuel d’E/S à usage général et Intel® Cyclone® manuel 10 GX Core Fabric et manuel d’E/S à usage général.

Produits associés

Cet article concerne 2 produits

FPGA et FPGA SoC Intel® Arria® 10
FPGA Intel® Cyclone® 10 GX

Le contenu de cette page est une combinaison de traduction humaine et informatique du contenu original en anglais. Ce contenu vous est fourni pour votre commodité et à titre informatif seulement et ne saurait être totalement exact ou complet. En cas de contradiction entre la version anglaise de cette page et la traduction, c'est la version anglaise qui prévaut. Afficher la version anglaise de cette page.