ID de l'article: 000092748 Type de contenu: Errata Dernière révision: 26/10/2022

Pourquoi faut-il plus de temps avant que le récepteur SDI II Intel® FPGA IP détecte la norme vidéo lorsqu’il reçoit la norme vidéo SD-SDI ?

Environnement

  • Logiciel de conception Intel® Quartus® Prime
  • BUILT IN - ARTICLE INTRO SECOND COMPONENT
    Descriptif

    En raison d’un problème dans la version 22.3 du logiciel Prime Pro Edition Intel® Quartus® et la version 21.1 du logiciel Standard Edition et versions antérieures, il est possible que le récepteur SDI II Intel® FPGA IP détecte la norme vidéo lorsqu’il reçoit la norme vidéo SD-SDI.

    Ce problème peut survenir lorsque les sources d’horloge du rx_coreclk et des xcvr_refclk du Intel FPGA IP SDI II présentent une tolérance à 0 ppm.

    Résolution

    Un correctif est disponible pour résoudre ce problème pour la version 18.1 du logiciel Intel® Quartus® Prime Standard Edition.
    Téléchargez et installez le correctif 0.23std à partir du lien approprié ci-dessous, puis ré-générer votre fichier de programmation.

    Ce problème devrait être résolu dans une prochaine version du logiciel Intel Quartus Prime Pro/Standard Edition.

    Produits associés

    Cet article concerne 7 produits

    FPGA et FPGA SoC Intel® Stratix® 10
    FPGA et FPGA SoC Intel® Agilex™ 7 série I
    FPGA et FPGA SoC Arria® V
    FPGA et FPGA SoC Intel® Arria® 10
    FPGA et FPGA SoC Cyclone® V
    FPGA Intel® Cyclone® 10 GX
    FPGA Stratix® V

    Le contenu de cette page est une combinaison de traduction humaine et informatique du contenu original en anglais. Ce contenu vous est fourni pour votre commodité et à titre informatif seulement et ne saurait être totalement exact ou complet. En cas de contradiction entre la version anglaise de cette page et la traduction, c'est la version anglaise qui prévaut. Afficher la version anglaise de cette page.