En raison d’un problème dans la version 21.1 du logiciel Intel® Quartus® Prime Standard Edition, le message d’erreur ci-dessus peut être affiché lors de l’exécution de « générer DU HDL » pour le fichier de messagerie d’erreur Le fichier de messagerie d’erreur 21.1 s’affiche en utilisant Intel® FPGA IP cœur Intel® Stratix® V, Intel® Arria® V ou Intel® Cyclone® V. Le message d’erreur complet s’affiche ci-dessous :
Erreur : SDC_ENTITY non autorisé pour EFileKind, doit se trouver dans {[VERILOG, VERILOG_ENCRYPT, SYSTEM_VERILOG, SYSTEM_VERILOG_ENCRYPT, VERILOG_INCLUDE, SYSTEM_VERILOG_INCLUDE, VHDL, VHDL_ENCRYPT, SDC, MIF, HEX, DAT, QXP, HPS_ISW, PLI_LIBRARY, VPI_LIBRARY, FLI_LIBRARY, OTHER]}
lors de l’exécution
« add_fileset_file $sdc_file SDC_ENTITY PATH $sdc_file {NO_AUTO_INSTANCE_DISCOVERY NO_SDC_PROMOTION} »
(procédure « generate_verilog_fileset » ligne 24)
invoquée de l’intérieur
« generate_verilog_fileset $name $ifdef_params_list »
(procédure « generate_synth » ligne 9)
invoquée de l’intérieur
« generate_synth altera_emr_unloader »
Un correctif est disponible pour résoudre ce problème pour la version 21.1 du logiciel Intel® Quartus® Prime Standard Edition
Téléchargez et installez le correctif 0.08std pour le logiciel Intel® Quartus® Prime Standard Edition version 21.1 à partir du lien approprié ci-dessous :
(Pour télécharger le fichier .run, cliquez avec le bouton droit sur le lien ci-dessus et choisissez « Save link as » (Enregistrer le lien en tant que)
correctif du logiciel Intel® Quartus® Prime Standard Edition version 21.1 :
- Télécharger le correctif 0.08std pour Windows (.exe)
- Télécharger le correctif 0.08std pour Linux (.run)
- Téléchargez le readme pour le correctif 0.08std (.txt)
Ce problème est résolu à partir de Intel® Quartus® logiciel Prime Standard Edition version 22.1.