ID de l'article: 000090380 Type de contenu: Errata Dernière révision: 09/01/2023

Erreur : SDC_ENTITY non autorisé pour EFileKind, doit se trouver dans {[VERILOG, VERILOG_ENCRYPT, SYSTEM_VERILOG, SYSTEM_VERILOG_ENCRYPT, VERILOG_INCLUDE, SYSTEM_VERILOG_INCLUDE, VHDL, VHDL_ENCRYPT, SDC, MIF, HEX, DAT, QXP, HPS_ISW, PLI_LIB...

Environnement

  • Intel® Quartus® Prime Standard Edition
  • FPGA Intel® IP pour déchargeur de registre de messages d'erreur
  • OS Independent family

    BUILT IN - ARTICLE INTRO SECOND COMPONENT
    Descriptif

    En raison d’un problème dans la version 21.1 du logiciel Intel® Quartus® Prime Standard Edition, le message d’erreur ci-dessus peut être affiché lors de l’exécution de « générer DU HDL » pour le fichier de messagerie d’erreur Le fichier de messagerie d’erreur 21.1 s’affiche en utilisant Intel® FPGA IP cœur Intel® Stratix® V, Intel® Arria® V ou Intel® Cyclone® V. Le message d’erreur complet s’affiche ci-dessous :

    Erreur : SDC_ENTITY non autorisé pour EFileKind, doit se trouver dans {[VERILOG, VERILOG_ENCRYPT, SYSTEM_VERILOG, SYSTEM_VERILOG_ENCRYPT, VERILOG_INCLUDE, SYSTEM_VERILOG_INCLUDE, VHDL, VHDL_ENCRYPT, SDC, MIF, HEX, DAT, QXP, HPS_ISW, PLI_LIBRARY, VPI_LIBRARY, FLI_LIBRARY, OTHER]}
    lors de l’exécution
    « add_fileset_file $sdc_file SDC_ENTITY PATH $sdc_file {NO_AUTO_INSTANCE_DISCOVERY NO_SDC_PROMOTION} »
    (procédure « generate_verilog_fileset » ligne 24)
    invoquée de l’intérieur
    « generate_verilog_fileset $name $ifdef_params_list »
    (procédure « generate_synth » ligne 9)
    invoquée de l’intérieur
    « generate_synth altera_emr_unloader »

    Résolution

    Un correctif est disponible pour résoudre ce problème pour la version 21.1 du logiciel Intel® Quartus® Prime Standard Edition

    Téléchargez et installez le correctif 0.08std pour le logiciel Intel® Quartus® Prime Standard Edition version 21.1 à partir du lien approprié ci-dessous :

    (Pour télécharger le fichier .run, cliquez avec le bouton droit sur le lien ci-dessus et choisissez « Save link as » (Enregistrer le lien en tant que)

    correctif du logiciel Intel® Quartus® Prime Standard Edition version 21.1 :

    Ce problème est résolu à partir de Intel® Quartus® logiciel Prime Standard Edition version 22.1.

    Produits associés

    Cet article concerne 3 produits

    FPGA et FPGA SoC Cyclone® V
    FPGA et FPGA SoC Arria® V
    FPGA Stratix® V

    Le contenu de cette page est une combinaison de traduction humaine et informatique du contenu original en anglais. Ce contenu vous est fourni pour votre commodité et à titre informatif seulement et ne saurait être totalement exact ou complet. En cas de contradiction entre la version anglaise de cette page et la traduction, c'est la version anglaise qui prévaut. Afficher la version anglaise de cette page.