ID de l'article: 000090281 Type de contenu: Dépannage Dernière révision: 09/05/2022

Pourquoi les paquets de données XTS sont-ils corrompus lors de l’entrelacement des profils GCM et XTS lors de l’utilisation de la Intel® FPGA Hard IP cryptographique symétrique ?

Environnement

  • Intel® Quartus® Prime Pro Edition
  • Interfaces
  • OS Independent family

    BUILT IN - ARTICLE INTRO SECOND COMPONENT
    Descriptif

    En raison d’un problème dans les versions 21.4 et ultérieures du logiciel Intel® Quartus® Prime Pro Edition, les paquets de données XTS peuvent être endommagés lorsque les clés et les données sont entrelacées indépendamment sur les canaux lors de l’entrelacement de profils GCM et XTS lors de l’utilisation de la Intel® FPGA Hard IP cryptographique symétrique.

    Résolution

    Solution de contournement pour le mode 1x512 bits :

    Programmez les données possédant des clés avant d’entrelacer et d’envoyer unminimum d’un  cycle de données à chaque cycle de programmation clé.

    Résolution pour le mode 2x256 bits :

    La prise en charge du mode 2x 256 bits a été supprimée de la version 22.1 et ultérieure du logiciel Intel® Quartus® Prime Pro Edition.

    Produits associés

    Cet article concerne 1 produits

    FPGA et FPGA SoC Intel® Agilex™ 7

    Le contenu de cette page est une combinaison de traduction humaine et informatique du contenu original en anglais. Ce contenu vous est fourni pour votre commodité et à titre informatif seulement et ne saurait être totalement exact ou complet. En cas de contradiction entre la version anglaise de cette page et la traduction, c'est la version anglaise qui prévaut. Afficher la version anglaise de cette page.